您的位置: 专家智库 > >

江西省教育厅重点实验室基金(2005-314)

作品数:2 被引量:3H指数:1
相关作者:常方飞张志敏朱彦华刘仲寿更多>>
相关机构:南昌航空大学更多>>
发文基金:中国航空科学基金江西省教育厅重点实验室基金江西省自然科学基金更多>>
相关领域:自动化与计算机技术更多>>

文献类型

  • 2篇中文期刊文章

领域

  • 2篇自动化与计算...

主题

  • 2篇SIRT
  • 1篇阵列
  • 1篇现场可编程
  • 1篇现场可编程逻...
  • 1篇小数
  • 1篇矩阵
  • 1篇矩阵分块
  • 1篇可编程逻辑
  • 1篇可编程逻辑门...
  • 1篇基于FPGA
  • 1篇分块
  • 1篇VERILO...
  • 1篇FPGA实现
  • 1篇IP核
  • 1篇层析

机构

  • 2篇南昌航空大学

作者

  • 2篇刘仲寿
  • 2篇朱彦华
  • 2篇张志敏
  • 2篇常方飞

传媒

  • 2篇现代电子技术

年份

  • 2篇2008
2 条 记 录,以下是 1-2
排序方式:
一种基于FPGA实现层析重建的加速方法被引量:1
2008年
提出一种在FPGA上实现发射光谱层析技术SIRT算法时,在原有资源不变的情况下,加速系统运算的方法。该方法把矩阵分块理论的数学原理和FPGA具有并行运算能力的优势有机结合,使运算速度有效提升,不仅使发射光谱层析(EST)技术向实时化迈近了一步,同时也为今后在FPGA上实现其他数据量庞大的数字信号处理时速度的提升和资源的优化给出启示,即在硬件资源不变的情况下,可以充分利用数学理论并结合硬件资源现有的优势实现设计的目标。
朱彦华刘仲寿张志敏常方飞
关键词:SIRT现场可编程逻辑门阵列矩阵分块
基于FPGA的迭代层析重建中的小数处理方法被引量:2
2008年
提出一种基于FPGA实现发射光谱层析(EST)同时迭代重建(SIRT)时小数处理方法,该方法的提出既实现了基于FPGA的迭代层析重建的SIRT算法,同时也为FPGA拓宽了应用范围。采用Verilog编程和调用Altera开放的IP核相结合的方法,最后给出了一些仿真结果。
朱彦华刘仲寿张志敏常方飞
关键词:层析SIRTVERILOG语言IP核
共1页<1>
聚类工具0