您的位置: 专家智库 > >

中国航空科学基金(20115551022)

作品数:2 被引量:1H指数:1
相关作者:侯毅刘荣科葛帅赵岭更多>>
相关机构:北京航空航天大学更多>>
发文基金:中国航空科学基金更多>>
相关领域:自动化与计算机技术电子电信航空宇航科学技术更多>>

文献类型

  • 2篇中文期刊文章

领域

  • 1篇电子电信
  • 1篇自动化与计算...
  • 1篇航空宇航科学...

主题

  • 1篇地面广播
  • 1篇电视
  • 1篇遥测接收机
  • 1篇深空通信
  • 1篇数字电视
  • 1篇数字电视地面...
  • 1篇通信
  • 1篇图形处理器
  • 1篇内存
  • 1篇内存块
  • 1篇接收机
  • 1篇解码
  • 1篇解码算法
  • 1篇架构
  • 1篇架构设计
  • 1篇广播
  • 1篇FPGA器件
  • 1篇GPU
  • 1篇处理器
  • 1篇DECODI...

机构

  • 1篇北京航空航天...

作者

  • 1篇赵岭
  • 1篇葛帅
  • 1篇刘荣科
  • 1篇侯毅

传媒

  • 1篇飞行器测控学...
  • 1篇Chines...

年份

  • 2篇2012
2 条 记 录,以下是 1-2
排序方式:
基于混合平台的深空通信遥测接收机架构设计
2012年
针对目前深空通信遥测信号接收机硬件实现存在的重配置及扩展灵活性较差的问题,提出了一种符合CCSDS(空间数据系统咨询委员会)标准基于混合平台的接收机架构设计。本设计充分利用了GPU(图形处理器)平台片上存储资源的低访问延迟特性、流多处理器的高速并行处理特性以及CUDA(统一计算架构)软件开发的配置灵活性,对接收过程中的帧同步和信道译码进行了高速实现。同时采用FPGA(现场可编程门阵列)对接收数据进行解调处理,通过CPU(中央处理器)对接收机内部数据流传输进行控制,实现了可重配置的混合平台接收机架构。实验结果表明本接收机架构在采用CCSDS标准的LDPC(低密度奇偶校验)编码时能够灵活切换多种码长码率模式,译码后数据吞吐率能够达到10 Mbit/s以上。
侯毅刘荣科葛帅赵岭
关键词:深空通信遥测接收机
High Hardware Utilization and Low Memory Block Requirement Decoding of QC-LDPC Codes被引量:1
2012年
This paper presents a simple yet effective decoding for general quasi-cyclic low-density parity-check (QC-LDPC) codes, which not only achieves high hardware utility efficiency (HUE), but also brings about great memory block reduction without any performance degradation. The main idea is to split the check matrix into several row blocks, then to perform the improved message passing computations sequentially block by block. As the decoding algorithm improves, the sequential tie between the two-phase computations is broken, so that the two-phase computations can be overlapped which bring in high HUE. Two overlapping schemes are also presented, each of which suits a different situation. In addition, an efficient memory arrangement scheme is proposed to reduce the great memory block requirement of the LDPC decoder. As an example, for the 0.4 rate LDPC code selected from Chinese Digital TV Terrestrial Broadcasting (DTTB), our decoding saves over 80% memory blocks compared with the conventional decoding, and the decoder achieves 0.97 HUE. Finally, the 0.4 rate LDPC decoder is implemented on an FPGA device EP2S30 (speed grade -5). Using 8 row processing units, the decoder can achieve a maximum net throughput of 28.5 Mbps at 20 iterations.
ZHAO LingLIU RongkeHOU YiZHANG Xiaolin
关键词:解码算法内存块数字电视地面广播FPGA器件
共1页<1>
聚类工具0