您的位置: 专家智库 > >

国家科技重大专项(2012zx03004-001)

作品数:2 被引量:4H指数:1
相关作者:吴斌叶茂石玉石殊周玉梅更多>>
相关机构:中国科学院微电子研究所电子科技大学更多>>
发文基金:国家科技重大专项北京市科技新星计划更多>>
相关领域:电子电信更多>>

文献类型

  • 2篇中文期刊文章

领域

  • 2篇电子电信

主题

  • 1篇片上系统
  • 1篇转换器
  • 1篇无线
  • 1篇无线芯片
  • 1篇芯片
  • 1篇模转换
  • 1篇模转换器
  • 1篇分段式
  • 1篇WLAN
  • 1篇ASIC
  • 1篇CMOS
  • 1篇FPGA验证
  • 1篇ARM

机构

  • 2篇中国科学院微...
  • 1篇电子科技大学

作者

  • 2篇吴斌
  • 1篇周玉梅
  • 1篇石殊
  • 1篇石玉
  • 1篇叶茂

传媒

  • 1篇国外电子测量...
  • 1篇微电子学

年份

  • 1篇2014
  • 1篇2012
2 条 记 录,以下是 1-2
排序方式:
一种11位80MS/s分段式电流舵DAC的设计与验证被引量:3
2014年
基于SMIC 0.13μm CMOS工艺,在3.3V/1.2V(模拟/数字)双电源下,设计了一种11位80MS/s的数/模转换器(DAC)。电路采用分段式电流舵结构,高6位为温度计码,低5位为二进制码。该DAC应用于无线通信SoC的模拟前端。IP核尺寸为960μm×740μm,功耗40mW,电路仿真结果显示,DAC的最大积分非线性误差和微分非线性误差分别为0.5LSB和0.3LSB。在20MHz输出信号频率和80MHz采样率下,DAC差分输出的SFDR为80dB。设计的电路已经通过MPW流片验证,给出了DAC芯片照片与实测数据。
蒲钇霖石玉吴斌叶茂
关键词:模转换器CMOS片上系统
高速无线芯片原型系统设计与实现被引量:1
2012年
面对宽带高速无线芯片原型系统设计的实现目的,采用信号完整性方法,提出并实现了一个基于FPGA和ARM的高速无线芯片原型系统。该系统集成了高速无线芯片原型系统所需的完备设计资源。整个系统在围绕验证无线传输芯片原型系统上做出了全面配置,在电源、时钟、DDR等方面做了专门考虑和优化。实际测试结论表明,该原型系统所具备的高性能、可配置、可重构的特性,相对传统平台功配置更灵活、设计反复时间减少。
石殊吴斌周玉梅
关键词:ARMWLANFPGA验证ASIC
共1页<1>
聚类工具0