您的位置: 专家智库 > >

国家高技术研究发展计划(KJ0300102902)

作品数:1 被引量:4H指数:1
相关作者:邱智亮潘伟涛更多>>
相关机构:西安电子科技大学更多>>
发文基金:中央高校基本科研业务费专项资金国家高技术研究发展计划国家科技重大专项更多>>
相关领域:自动化与计算机技术更多>>

文献类型

  • 1篇中文期刊文章

领域

  • 1篇自动化与计算...

主题

  • 1篇嵌入式
  • 1篇嵌入式系统
  • 1篇逻辑综合
  • 1篇FPGA
  • 1篇FPGA实现

机构

  • 1篇西安电子科技...

作者

  • 1篇潘伟涛
  • 1篇邱智亮

传媒

  • 1篇电子器件

年份

  • 1篇2012
1 条 记 录,以下是 1-1
排序方式:
一种HIMAC硬件协处理器的设计与FPGA实现被引量:4
2012年
为降低HINOC系统中CPU负荷,设计了一种HINOC MAC层的硬件加速协处理器,将部分软件功能采用硬件实现。设计采用硬件流分类机制及基于定长单元存储变长分组的队列管理方法,实现了各种业务流的快速分组、转发、调度等性能的明显提升。该设计通过了仿真及FPGA验证,实现了CPU、HIPHY及以太网之间数据的快速搬移处理。
潘伟涛邱智亮
关键词:嵌入式系统FPGA逻辑综合
共1页<1>
聚类工具0