您的位置: 专家智库 > >

国家自然科学基金(60806010)

作品数:14 被引量:41H指数:4
相关作者:姚素英徐江涛赵毅强高静姜俊伟更多>>
相关机构:天津大学天津津航技术物理研究所河北工业大学更多>>
发文基金:国家自然科学基金国家教育部博士点基金天津市科技支撑计划重点项目更多>>
相关领域:电子电信自动化与计算机技术更多>>

文献类型

  • 14篇中文期刊文章

领域

  • 11篇电子电信
  • 4篇自动化与计算...

主题

  • 5篇电路
  • 3篇读出电路
  • 3篇图像
  • 3篇感器
  • 3篇传感
  • 3篇传感器
  • 2篇增益
  • 2篇水印
  • 2篇水印算法
  • 2篇图像传感器
  • 2篇转换器
  • 2篇盲水印
  • 2篇盲水印算法
  • 2篇红外
  • 2篇比较器
  • 2篇CMOS
  • 2篇CMOS图像
  • 2篇CMOS图像...
  • 1篇低抖动
  • 1篇电荷泵

机构

  • 11篇天津大学
  • 1篇河北工业大学
  • 1篇天津津航技术...

作者

  • 7篇姚素英
  • 7篇徐江涛
  • 3篇高静
  • 3篇赵毅强
  • 2篇于平平
  • 2篇于俊庭
  • 2篇姜俊伟
  • 1篇田颖
  • 1篇宿晓慧
  • 1篇檀柏梅
  • 1篇刘丰
  • 1篇史再峰
  • 1篇戈志伟
  • 1篇周航宇
  • 1篇陈洪钧
  • 1篇李辛毅
  • 1篇孟范忠
  • 1篇曲明
  • 1篇李瑞杰
  • 1篇郭莹

传媒

  • 2篇光电子.激光
  • 2篇红外与激光工...
  • 2篇天津大学学报
  • 2篇Transa...
  • 1篇半导体技术
  • 1篇电子技术应用
  • 1篇电路与系统学...
  • 1篇南开大学学报...
  • 1篇Optoel...
  • 1篇中国科技论文...

年份

  • 1篇2012
  • 3篇2011
  • 8篇2010
  • 2篇2009
14 条 记 录,以下是 1-10
排序方式:
High Speed Column-Parallel CDS/ADC Circuit with Nonlinearity Compensation for CMOS Image Sensors
2011年
A high speed column-parallel CDS/ADC circuit with nonlinearity compensation is proposed in this paper.The correlated double sampling (CDS) and analog-to-digital converter (ADC) functions are integrated in a threephase column-parallel circuit based on two floating gate inverters and switched-capacitor network.The conversion rate of traditional single-slope ADC is speeded up by dividing quantization to coarse step and fine step.A storage capacitor is used to store the result of coarse step and locate the section of ramp signal of fine step,which can reduce the clock step from 2 n to 2 (n/2+1).The floating gate inverters are implemented to reduce the power consumption.Its induced nonlinear offset is cancelled by introducing a compensation module to the input of inverter,which can equalize the coupling path in three phases of the proposed circuit.This circuit is designed and simulated for CMOS image sensor with 640×480 pixel array using Chartered 0.18μm process.Simulation results indicate that the resolution can reach 10-bit and the maximum frame rate can reach 200 frames/s with a main clock of 10MHz.The power consumption of this circuit is less than 36.5μW with a 3.3V power supply.The proposed CDS/ADC circuit is suitable for high resolution and high speed image sensors.
姚素英杨志勋赵士彬徐江涛
关键词:CMOS图像传感器CDS模拟数字转换器开关电容网络并联逆变器
用于CMOS图像传感器芯片的多功能盲水印算法被引量:1
2010年
提出了一种在小波域中同时嵌入鲁棒水印和脆弱水印的算法。根据相邻小波系数间的关系在JPEG压缩后大多不发生变化的事实,首先对原始载体图像进行一级小波分解,然后将鲁棒水印嵌入到小波的低频系数LL中,脆弱水印嵌入到小波的高频子带HL中,水印提取和图像认证均不需要原始图像参与,很好实现了水印的盲检测。实验结果表明:本文算法对常见的非恶意攻击提取的鲁棒水印和半脆弱水印的归一化相关系数(NC)值几乎都在0.8以上;对恶意的图像操作可以精确检测和定位;算法嵌入容量大,抗JPEG压缩性能高和计算简单,可以集成于CMOS图像传感器芯片中。
于平平姚素英于俊庭徐江涛
关键词:多功能水印盲检测
红外探测器高性能读出电路的研究被引量:12
2009年
设计了一种高性能电容反馈跨阻放大器(CTIA)与相关双采样电路(CDS)相结合的红外探测器读出电路。该电路采用CTIA电路实现对微弱电流信号的高精度读出,并通过CDS电路抑制CTIA引入的固定模式噪声(FPN),最后采用失调校正技术减小CDS引入的失调,从而减小了噪声对电路的影响,提高了读出电路的精度。采用特许半导体(Chartered)0.35μm标准CMOS工艺对电路进行流片,测试结果表明:在20pA~10nA范围内该电路功能良好,读出精度可达10bit以上,线性度达97%,达到了设计要求。该读出电路可用于长线列及面阵结构红外探测系统。
姜俊伟赵毅强孟范忠郭莹
关键词:固定模式噪声
基于改进常系数乘法器的可配置2D FDCT/IDCT实现
2011年
设计了一种基于改进常系数乘法器的可配置2D FDCT/IDCT电路结构。通过改变系数的表示方法和共用部分积节省了加法器和寄存器;通过将1D FDCT/IDCT W.H.Chen算法中并行的乘法计算转化为分时串行计算,1D FDCT和1D IDCT分别减少了15个和9个乘法器;通过FDCT与IDCT共用常系数乘法器、控制单元及转置RAM,进一步减少了硬件开销。本设计在Altera公司Cyclone EP1C12Q240C8型FPGA芯片上对该设计进行了验证,最高工作频率达149.25 MHz,与采用相同算法未进行上述改进的2D FDCT和2D IDCT结构相比,硬件开销节约了34%。
徐江涛常晔
关键词:IDCT
基于自偏置电流镜的CMOS红外焦平面读出电路被引量:7
2010年
针对高精度红外焦平面阵列应用设计了一种具有高注入效率、大动态范围、稳定的探测器偏压、小面积和低功耗的自偏置电流镜注入CMOS读出电路。所设计的电路结构包括一种由自偏置的宽摆幅PMOS共源共栅电流镜和NMOS电流镜构成的反馈结构读出单元电路和相关双采样电路。对所设计电路采用Chartered 0.35μm CMOS工艺进行了流片。测试结果显示:电路线性度达到了99%,探测器两端偏压小于1 mV。电路输入阻抗近似为0,单元电路面积为10μm×15μm,功耗小于0.4μW。电量存储能力3 108电子。测试结果表明:电路功能和性能都达到了设计要求。
李辛毅姚素英赵毅强陈洪钧周航宇
关键词:读出集成电路红外焦平面阵列
用于CMOS图像传感器芯片的版权保护盲水印算法被引量:2
2010年
提出了一种易于硬件实现的、用于图像版权保护的自适应盲水印算法。利用R、G和B分量在图像信息中各自的不同特点做不同处理;根据人眼的视觉特性,通过对图像G分量纹理强度分析自适应地选择合适的水印拉伸因子,从R分量中提取图像内容来加密水印,对B分量进行DCT变换来嵌入不可见盲水印。采用伪随机序列发生器实现水印置乱,基于DCT中低频系数求均值来嵌入盲水印,大大降低了硬件消耗。实验结果表明,算法对噪声干扰、滤波、锐化、剪裁和模糊处理具有很好的鲁棒性,提取出的水印的归一化相关系数均在0.5之上,大于人眼可识别的检测阈值。
于平平姚素英于俊庭徐江涛常晔厉果育
关键词:盲水印版权保护DCT硬件实现
一种应用于CMOS图像传感器的快速自动曝光控制方法被引量:14
2010年
针对应用于CMOS图像传感器的传统固定步长自动曝光方法曝光过程缓慢的缺点,设计了一种快速自动曝光控制方法.在相同光照强度下,CMOS图像传感器的曝光强度值与增益值和曝光时间的乘积的比值是一个常量值,基于这一感光特性,根据当前的曝光时间、增益值和图像强度统计值判断出当前的光照强度,基于光强范围查找表,得到最优曝光时间,从而实现快速自动曝光调节.经过MATLAB算法评估,这种曝光方法在暗光情况下正确曝光平均帧数为3.6帧,而传统曝光方法需12.6帧;强光情况下正确曝光平均帧数为3.6帧,而传统曝光方法需要8.8帧.经过FPGA实际验证,这种方法能够很好地应用于CMOS图像传感器,在保证图像正确曝光的情况下实现快速调节曝光时间和增益值.
戈志伟姚素英徐江涛宿晓慧
关键词:CMOS图像传感器
Area-Efficient Low Power CMOS Image Sensor Readout Circuit with Fixed Pattern Noise Cancellation被引量:2
2010年
A low cost of die area and power consumption CMOS image sensor readout circuit with fixed pattern noise(FPN) cancellation is proposed.By using only one coupling capacitor and switch in the double FPN cancelling correlative double sampling(CDS),pixel FPN is cancelled and column FPN is stored and eliminated by the sampleand-hold operation of digitally programmable gain amplifier(DPGA).The bandwidth balance technology based on operational amplifier(op-amp) sharing is also introduced to decrease the power dissipation of traditional multi-stage switched capacitor DPGA.The circuit is designed and simulated using 1P6M 0.18 μm 1.8 V/3.3 V process.Simulation results indicate that the proposed CDS scheme can achieve an FPN of less than 1 mV.The total sampling capacitor per column is 0.9 pF and no column-wise power is dissipated.The die area and FPN value are cut by 70% and 41% respectively compared with amplifier-based CDS.The op-amp sharing gain stage can achieve a 12-bit precision and also implement an 8-bit gain controlling within a gain range of 24 dB.Its power consumption is 1.4 mW,which is reduced by 57% compared with traditional schemes.The proposed readout circuit is suitable for the application of low power cost-sensitive imaging systems.
赵士彬姚素英聂凯明徐江涛
关键词:图象传感器
MCU中线性稳压器的设计与实现
2010年
设计了MCU中的线性稳压器,通过调整参考电压到输出电压的电平,避免在线性稳压器的输出端使用电阻分压网络,提高了整个环路的稳定性和响应速度.电路基于90 nm CMOS工艺实现.在测试评估板上,选用BCP68 NPN功率晶体管对线性稳压器测试表明:输出电压精度高(2%),纹波电压小(10 mV),静态电流小于100μA.
刘丰姚素英高静
关键词:线性稳压器参考电压源
一种低功耗结构的ADC设计被引量:1
2011年
逐次逼近结构ADC是中速中高分辨率应用中的常见结构,其中DAC多采用电容阵列结构,但其动态功耗随分辨率的增加而增加。论文设计了一种新颖的10位ADC结构,它采用两级进行模数转换的方法,高位采用低功耗的并行模数转换结构,低位采用逐次逼近模数转换结构,通过合理设计高低位转换位数、低功耗比较器,采用简单的二进制搜索算法,有效减小了电路动态功耗和电容阵列面积。该ADC电容阵列面积约为普通逐次逼近ADC面积的1/8,动态功耗相应降低,电路速度提高了近30%。
高静姚素英徐江涛
关键词:比较器动态功耗
共2页<12>
聚类工具0