您的位置: 专家智库 > >

广西教育厅科研项目(201106LX163)

作品数:4 被引量:48H指数:3
相关作者:胡聪覃斌毅牛军浩梁孟享盘书宝更多>>
相关机构:桂林电子科技大学更多>>
发文基金:广西教育厅科研项目广西教育厅科学技术研究项目广西壮族自治区自然科学基金更多>>
相关领域:自动化与计算机技术更多>>

文献类型

  • 4篇中文期刊文章

领域

  • 4篇自动化与计算...

主题

  • 2篇时钟
  • 2篇时钟同步
  • 1篇信号
  • 1篇信号源
  • 1篇时间戳
  • 1篇数据采集
  • 1篇数据采集模块
  • 1篇嵌入式
  • 1篇嵌入式LIN...
  • 1篇总线
  • 1篇基于FPGA
  • 1篇高速数据采集
  • 1篇高速数据采集...
  • 1篇PTP
  • 1篇S3C244...
  • 1篇DDS
  • 1篇DP8364...
  • 1篇FPGA
  • 1篇IEEE
  • 1篇IEEE15...

机构

  • 4篇桂林电子科技...

作者

  • 2篇胡聪
  • 2篇牛军浩
  • 2篇覃斌毅
  • 1篇盘书宝
  • 1篇朱望纯
  • 1篇梁孟享
  • 1篇李智
  • 1篇钟震林
  • 1篇张景宇
  • 1篇陈朋

传媒

  • 1篇大众科技
  • 1篇国外电子测量...
  • 1篇仪表技术与传...
  • 1篇计算机测量与...

年份

  • 1篇2014
  • 3篇2012
4 条 记 录,以下是 1-4
排序方式:
基于IEEE1588的时钟同步技术研究被引量:7
2012年
分布式测量控制系统的快速发展对时钟同步精度提出了更高的要求,IEEE1588协议是关于网络测量和控制系统的协议,可实现高精度的时间同步;深入分析了IEEE1588协议的最佳主时钟(BMC)算法原理和本地时钟同步主时钟的过程;提出了一种在物理层加盖时间戳的IEEE1588实现方案,提供了硬件设计方法,阐述了主从时钟的软件设计流程。在此基础上对主从时钟的同步进行了验证。实验证明:该方法是切实可行的,时钟同步精度可达亚微秒级;通过不同网络电缆长度的测试,证明该设计基本消除了固定网络延迟造成的影响。
李智张景宇牛军浩覃斌毅
关键词:时钟同步IEEE1588时间戳
基于S3C2440的LXI总线高速数据采集模块的设计被引量:3
2012年
为了实现分布式网络自动测试系统的数据采集部分,设计了LXI总线的高速数据采集模块。该设计采用AD9224作为S3C2440的外部A/D转换器,FIFO作为高速缓冲存储区,S3C2440作为主处理器,CPLD作为协处理器实现数据采集的逻辑控制和高速数据传输。完成了基于嵌入式linux的B类LXI高速数据采集模块,实践表明,该模块工作稳定、性能可靠。
陈朋牛军浩胡聪
关键词:LXI总线高速数据采集嵌入式LINUXS3C2440
嵌入式Linux设备的高精度IEEE 1588时钟同步实现被引量:7
2014年
IEEE 1588时钟同步协议用于解决分布式网络测控系统中远距离仪器设备之间的同步问题;在分析IEEE 1588时钟同步实现原理的基础上,提出一种嵌入式Linux设备的高精度IEEE 1588时钟同步实现方案;采用专用PHY芯片DP83640在物理层为PTP报文加盖硬件时间戳,设计网络设备驱动与PTP硬件时钟控制驱动,并在用户层利用Linux系统标准API实现IEEE 1588协议软件;实验结果表明,两台设备直接相连时,时钟同步精度可稳定在±100ns以内。
朱望纯钟震林覃斌毅
关键词:IEEE时钟同步PTPDP83640
基于FPGA的高性能信号源模块设计被引量:31
2012年
在深入分析直接数字合成(DDS)原理的基础上,提出了在FPGA上嵌入DDS技术实现高性能信号源模块的设计方案。该方案采用了一种基于FPGA的高速48位DDS相位累加器优化方法,利用高速SRAM和ROM相结合的方式大幅度提高信号源的波形存储深度。选用超高速低失真16位D/A转换芯片AD9726,设计了基于椭圆函数的低通滤波器并给出其仿真结果。测试表明,该信号源模块具有高速度、高分辨率和低失真等特性。
梁孟享胡聪盘书宝
关键词:FPGADDS信号源
共1页<1>
聚类工具0