您的位置: 专家智库 > >

国家高技术研究发展计划(2008AA010704)

作品数:8 被引量:17H指数:3
相关作者:黑勇陈黎明于增辉薛金勇于伽更多>>
相关机构:中国科学院微电子研究所湖南大学更多>>
发文基金:国家高技术研究发展计划中国科学院专项基金国家科技重大专项更多>>
相关领域:电子电信自动化与计算机技术更多>>

文献类型

  • 8篇中文期刊文章

领域

  • 7篇电子电信
  • 1篇自动化与计算...

主题

  • 5篇低功耗
  • 5篇功耗
  • 3篇数字助听器
  • 3篇助听器
  • 2篇多通道
  • 2篇硬件
  • 2篇硬件实现
  • 2篇ASIP
  • 1篇导频
  • 1篇导频辅助
  • 1篇低压
  • 1篇低压电
  • 1篇低压电力
  • 1篇低压电力线
  • 1篇低压电力线通...
  • 1篇低压电力线通...
  • 1篇电力
  • 1篇电力线
  • 1篇电力线通信
  • 1篇电力线通信系...

机构

  • 8篇中国科学院微...
  • 1篇湖南大学

作者

  • 7篇黑勇
  • 6篇陈黎明
  • 4篇于增辉
  • 3篇薛金勇
  • 2篇徐欣锋
  • 2篇于伽
  • 1篇叶甜春
  • 1篇赵慧冬
  • 1篇乔树山
  • 1篇周玉梅
  • 1篇胡锦
  • 1篇李新泽

传媒

  • 5篇微电子学与计...
  • 2篇哈尔滨工程大...
  • 1篇电子产品世界

年份

  • 1篇2014
  • 1篇2013
  • 4篇2012
  • 1篇2011
  • 1篇2009
8 条 记 录,以下是 1-8
排序方式:
多通道数字助听器算法及低功耗VLSI设计被引量:3
2012年
改进了多通道数字助听器中的听力补偿和噪声消除算法,并进行了低功耗VLSI设计.听力补偿方面,提出一种改进的多通道宽动态范围压缩(WDRC)算法;该方法降低了存储和计算开销,并抑制了对残余背景噪音的过度放大.噪声消除方面,利用语音谱和噪声谱的帧间相关性,改进了传统的多子带谱相减算法,使之在硬件实现时便于并行运算,同时不影响消噪性能.最后,综合采用多种低功耗设计方法,在SMIC的130nm工艺条件下,完成了基于上述算法的多通道数字助听器VLSI设计.后仿结果表明,该设计总功耗仅为228μW.
于增辉黑勇陈黎明徐欣锋吴兆胜
关键词:数字助听器多通道听力补偿噪声消除低功耗
基于Xtensa的ASIP开发流程研究被引量:1
2009年
介绍了ASIP处理器的功能特性、结构特点和开发流程以及Tensilica Xtensa可配置、可扩展处理器及其开发工具集。详细阐述了利用Xplorer、XPRES、XEnergy等工具开发面向低功耗图像压缩应用的ASIP的实际流程,通过实例展示了Xtensa工具集在算法仿真分析、体系结构、指令集和软硬件自动生成方面的强大优势。
徐欣锋
关键词:ASIPXTENSA体系结构自定义指令编译器
基于低功耗ASIP的循环缓存的设计被引量:2
2011年
针对ASIP处理器的低功耗设计要求,提出了多段式的循环缓存结构.该结构与原有的循环缓存结构相比,提高了缓存存储器的利用率.本设计通过减少对主存储器的读操作和缓存存储器的写操作的方式来降低程序存储器的功耗.在SMIC的0.13μm工艺条件下,将该结构应用于助听器处理器中,并进行功耗验证.分析表明,该方法以较小的面积开销,最高可将存储器的功耗降低大约50%,有效的降低程序存储器的功耗.
胡锦李新泽黑勇于增辉陈黎明
关键词:存储器低功耗
随机测试程序发生器的设计与实现被引量:2
2012年
随机测试程序生成技术是当前处理器功能验证中一项重要的支撑技术.本设计面向一种专用指令集处理器FlexEngine,在指令集模型建立时,按功能分类,实现对处理器关键单元的选择性测试;引入ISS对指令执行的动态数据分析,增加了寄存器数据范围监控、死循环预警等指令约束.实验结果表明,本设计的选择性测试功能,能够在3000条程序的测试长度下,对关键模块达到超过90%的覆盖率,有效提高了测试效率.
于伽黑勇陈黎明
快速高效无损图像压缩系统的低功耗硬件实现被引量:5
2014年
针对快速高效无损图像压缩系统(FELICS)中,Golomb-Rice编码k参数选取增加系统复杂度和限制系统吞吐量的问题,依据基于上下文的图像压缩理论,采用JPEG-LS中的序列参数估计方法,研究了限长Golomb-Rice编码。给出了面向超大规模集成电路(VLSI)实现的低功耗快速高效无损图像压缩系统。VLSI-oriented FELICS简化了k参数的选取,提高了系统的吞吐率;针对贝尔图像格式的算法扩展提高了FELICS算法对Bayer图像的压缩效果。在SMIC 0.13μm工艺条件下,基于该方法完成了面向低功耗胃窥镜的VLSI设计。当系统工作在25 MHz,图像数据时钟为24 MHz时,编码每帧图像的功耗仅为11.15μW,VGA图像的吞吐率可以达到60 f/s。
薛金勇黑勇陈黎明
关键词:吞吐量超大规模集成电路低功耗
助听器多通道宽动态范围压缩的低功耗硬件实现被引量:3
2012年
多通道宽动态范围压缩(WDRC)是数字助听器听力补偿的常用算法,其增益计算涉及较多非线性运算(对数、指数),硬件实现功耗较大.为解决该问题,根据增益计算中声压级(SPL)检测的特点,提出一种基于查表法的多通道WDRC低功耗硬件实现方法,将信号的平均能量直接映射为线性刻度的增益,完全避免了非线性运算.并且,该方法采用合适的表格区间划分达到较小的误差;对查表结果进行递归平滑,抑制增益波动的同时,可灵活调整启动时间和释放时间.仿真表明,该方法得到的增益与直接计算的结果比较吻合,且波动较小.此外,因无需对I/O曲线作分段线性的约束,使该方法具有较大的配置灵活性.在SMIC的0.13μm工艺条件下,基于该方法完成了32通道WDRC的VLSI设计并流片.实测结果表明,该设计的功耗仅为19.2μW.
于增辉黑勇薛金勇于伽陈黎明周玉梅
关键词:数字助听器多通道低功耗硬件实现VLSI
面向数字助听器的低功耗ASIP设计被引量:1
2013年
数字助听器系统因具有便携性对功耗要求严格,同时功能的不断改进与增加,需要设计提供良好的灵活性与计算性能,而ASIC的设计不够灵活,GPP的设计通常不满足系统对功耗的需求.专用指令集处理器(ASIP)具有较好的性能、较低的功耗、较高的灵活性,通过分析数字助听器算法,添加专用指令与加速单元,在设计的各个阶段综合利用软硬件的低功耗设计方法,ASIP可以很好地满足数字助听器系统对设计低功耗以及灵活性的设计需求.设计基于TSMC 130 mm工艺进行了流片,当系统工作在8 MHz时钟频率、1.2 V工作电压时,处理器功耗约0.963 mW.
薛金勇黑勇陈黎明于增辉
关键词:专用指令集处理器数字助听器指令集扩展低功耗
基于导频辅助的低压电力线通信系统信道估计算法被引量:1
2012年
针对低压电力线信道噪声强、衰减大的问题,基于OFDM技术的电力线通信系统采用时域扩充结构,提高导频数据的可靠性.确定了在OFDM时域扩充结构中应用LMMSE准则时最大多径时延的最优取值.在此基础上提出一种更适合时域扩充系统的信道估计优化算法,通过利用OFDM符号内所有导频参与信道估计从而在低信噪比条件下获得更低的误码率.仿真结果表明提出的改进算法与传统LMMSE算法相比具有更好的信道估计性能,在信噪比低于0dB时改进算法的性能优势更加明显.
赵慧冬黑勇乔树山叶甜春
关键词:正交频分复用电力线通信信道估计
共1页<1>
聚类工具0