您的位置: 专家智库 > >

陕西省教育厅科研计划项目(2010JK817)

作品数:6 被引量:7H指数:1
相关作者:邓军勇蒋林曾泽沧徐静萍更多>>
相关机构:西安邮电大学西安邮电学院更多>>
发文基金:陕西省教育厅科研计划项目国家自然科学基金更多>>
相关领域:电子电信更多>>

文献类型

  • 6篇中文期刊文章

领域

  • 6篇电子电信

主题

  • 4篇速率
  • 4篇半速率
  • 3篇电路
  • 2篇收发
  • 2篇收发器
  • 2篇CMOS电路
  • 1篇低噪
  • 1篇低噪声
  • 1篇电荷泵
  • 1篇信号
  • 1篇氧化物半导体
  • 1篇时钟
  • 1篇时钟数据恢复
  • 1篇数据恢复电路
  • 1篇数字滤波
  • 1篇数字滤波器
  • 1篇双环
  • 1篇锁存
  • 1篇锁存器
  • 1篇锁相

机构

  • 5篇西安邮电大学
  • 1篇西安邮电学院

作者

  • 5篇邓军勇
  • 4篇曾泽沧
  • 4篇蒋林
  • 1篇徐静萍

传媒

  • 2篇电子设计工程
  • 1篇半导体技术
  • 1篇微电子学与计...
  • 1篇微型机与应用
  • 1篇现代电子技术

年份

  • 5篇2014
  • 1篇2011
6 条 记 录,以下是 1-6
排序方式:
高速CMOS时钟数据恢复电路的设计与仿真被引量:4
2014年
针对2.5Gb/s高速收发器采用SMIC 0.18μm CMOS工艺,设计了双环半速率时钟数据恢复电路,其中锁相环环路为时钟数据恢复电路提供16相1.25GHz、等相位间隔的参考时钟,CDR环路包括采用电流模式逻辑的前端1:2解复用电路、基于相位插值与选择的时钟恢复电路、可以消除亚稳态的超前滞后采样型鉴相器电路,以及基于精度可预置的"折半与顺序查找"相位选择算法的数字滤波器电路.采用SpectreVerilog进行数模混合仿真,结果表明电路可以正确处理2.5Gb/s差分输入数据,完成时钟恢复与数据重定时.
邓军勇蒋林曾泽沧
关键词:时钟数据恢复数字滤波器
一种全数字半速率鉴相器的设计
2014年
鉴相器是高速时钟数据恢复环路的关键电路,其性能的优劣直接影响了整个系统的工作。通过系统分析,提出了一种全数字半速率鉴相器设计方案,按照全定制设计流程采用SMIC 0.18μm CMOS混合信号工艺完成了电路的设计、仿真。结果表明该电路在2.5 Gb/s收发器电路中可以稳定可靠地工作。
邓军勇
关键词:CMOS电路鉴相器混合信号
高速收发器中解复用电路的设计被引量:1
2014年
采用SMIC 0.18μm CMOS工艺,设计了高速收发器中双模1:8/1:10解复用电路。解复用电路采用半速率结构,基于电流模式逻辑完成对2.5 Gb/s差分数据1:2解复用电路;基于交替反相的锁存器和反馈逻辑完成双模4/5时钟分频和占空比调节;通过适当的相位控制实现了由相位控制链、交替存储链和同步输出链构成的1:4/1:5模式可选的数字CMOS解复用电路;1:2与1:4/1:5解复用级联完成1:8/1:10串并转换。采用数模混合仿真方法对电路进行仿真,结果表明该电路能可靠工作。
邓军勇蒋林曾泽沧
关键词:解复用CMOS锁存器
2.5Gbps收发器中1:2解复用电路的设计被引量:1
2014年
在2.5 Gbps高速串行收发系统接收端中1到2解复用电路位对于降低内核工作速度,减轻设计压力,提高电路稳定性起着关键作用。本文描述了基于电流模式逻辑的解复用电路工作原理,按照全定制设计流程采用SMIC0.18um混合信号工艺完成了高速差分数据的1到2解复用,并采用SpectreVerilog进行了数模混合仿真,结果表明该电路在2.5 Gbps收发器电路中可以稳定可靠地工作。
邓军勇蒋林曾泽沧
关键词:混合仿真
一种用于白光LED驱动的电荷泵的设计
2011年
提出了一种可用于白光LED驱动芯片的电路设计,主要从低噪声、高效率两方面进行设计。采用线性模式控制方法,最大限度减小电荷泵电源电流纹波,从而降低噪声,同时应用多增益工作模式提高不同输入电源电压下的效率。详细讨论了其中带隙电压基准、振荡器及跨导放大器三大模块的电路结构、工作原理和性能特点。采用此电荷泵电路的芯片已在CSMC0.6μm CMOS工艺线投片,测试结果表明,该电荷泵电路工作良好,有效减小了PCB面积和降低了噪声,并且在不同输入电源电压下均能保持较高效率,输出在200 mA时,效率可达92%。
徐静萍
关键词:白光LED电荷泵低噪声互补型金属氧化物半导体
2.5 Gbps收发器中相位锁定检测电路的设计与仿真被引量:1
2014年
相位锁定检测电路是锁相环环路的关键电路,其性能的优劣直接影响了整个系统的工作。本文描述了相位锁定检测电路的工作原理,根据项目实际提出一种相位锁定检测方案,按照全定制设计流程采用SMIC0.18μm CMOS混合信号工艺完成了电路的设计、仿真。结果表明该电路在2.5 Gbps收发器电路中可以稳定可靠地工作。
邓军勇蒋林曾泽沧
关键词:CMOS电路锁相环收发器
共1页<1>
聚类工具0