您的位置: 专家智库 > >

陕西省教育厅科研计划项目(2010JK558)

作品数:2 被引量:0H指数:0
相关作者:姜婵顾梅花路伟余宁梅更多>>
相关机构:西安理工大学西安工程大学更多>>
发文基金:陕西省教育厅科研计划项目陕西省普通高等学校重点学科专项资金建设项目更多>>
相关领域:自动化与计算机技术电子电信更多>>

文献类型

  • 2篇中文期刊文章

领域

  • 1篇电子电信
  • 1篇自动化与计算...

主题

  • 2篇硬件
  • 2篇H.264
  • 1篇硬件结构
  • 1篇硬件实现
  • 1篇去块滤波
  • 1篇去块效应
  • 1篇去块效应滤波
  • 1篇去块效应滤波...
  • 1篇滤波器
  • 1篇块效应

机构

  • 2篇西安工程大学
  • 2篇西安理工大学

作者

  • 2篇顾梅花
  • 2篇姜婵
  • 1篇余宁梅
  • 1篇路伟

传媒

  • 1篇西安理工大学...
  • 1篇西安工程大学...

年份

  • 1篇2011
  • 1篇2010
2 条 记 录,以下是 1-2
排序方式:
基于H.264高档次标准的一种新颖的8×8/4×4SATD硬件实现
2010年
支持8×8/4×4自适应变换是H.264高档次标准的一个重要特性,残差变换绝对值和(sumof absolute transformed difference,SATD)是各种模式下预测残差代价的评判准则。根据SATD的运算特点,提出一种高度并行的流水线结构,通过两级1-D变换实现2-D哈达码变换。采用3-2压缩器代替传统的加法器实现和值相加,提高了运算速度。在SMIC 0.13μm CMOS工艺库下的实验结果表明,利用上述思想设计的4×4 SATD以及8×8 SATD电路在300 MHz的时钟频率下每秒钟处理的像素数分别为4.8G和19.2G,远远超过了高清视频应用中1920×1080视频序列30帧/s的实时编码需求。
顾梅花余宁梅姜婵路伟
关键词:H.264硬件实现
一种H.264去块效应滤波器的硬件结构
2011年
为平衡边界处理中数据依赖关系与宏块滤波速度的矛盾,提出一种H.264去块滤波的硬件结构,48条边界按照一种有效的顺序流水线处理,2个像素样本行数据并行滤波计算;滤波计算过程分为5个阶段,各阶段之间采用流水线结构,很好地平衡了各个阶段的操作过程.在SMIC0.13μm CMOS工艺库下的综合结果表明,电路在300MHz的时钟频率下消耗12.33×103个逻辑门,对于分辨率为3 840×2 160的超高清视频,处理速度可以达到86帧/s,可以满足其实时编码需求.
顾梅花姜婵
关键词:H.264去块滤波硬件结构
共1页<1>
聚类工具0