您的位置: 专家智库 > >

国家教育部博士点基金(20040003048)

作品数:6 被引量:14H指数:3
相关作者:刘斌唐毅林伟郑凯陈善真更多>>
相关机构:清华大学香港城市大学更多>>
发文基金:国家教育部博士点基金国家自然科学基金国际科技合作与交流专项项目更多>>
相关领域:自动化与计算机技术电子电信更多>>

文献类型

  • 6篇中文期刊文章

领域

  • 5篇自动化与计算...
  • 1篇电子电信

主题

  • 3篇网络
  • 2篇网络处理
  • 2篇网络处理器
  • 2篇FPGA
  • 2篇处理器
  • 1篇调度
  • 1篇调度算法
  • 1篇多线程
  • 1篇状态机
  • 1篇网络设备
  • 1篇线程
  • 1篇流分类
  • 1篇截获
  • 1篇基于FPGA
  • 1篇计算机
  • 1篇计算机网
  • 1篇计算机网络
  • 1篇RLDRAM
  • 1篇TCAM
  • 1篇IPV6

机构

  • 6篇清华大学
  • 1篇香港城市大学

作者

  • 6篇刘斌
  • 2篇林伟
  • 2篇郑凯
  • 2篇唐毅
  • 1篇刘祯
  • 1篇张鑫
  • 1篇陈雪飞
  • 1篇郗颖
  • 1篇李维
  • 1篇陈善真
  • 1篇李鹏

传媒

  • 2篇电子学报
  • 2篇清华大学学报...
  • 2篇微计算机信息

年份

  • 3篇2008
  • 2篇2007
  • 1篇2006
6 条 记 录,以下是 1-6
排序方式:
网络处理器中RLDRAM控制器的实现
2007年
本文设计了一个高效的RLDRAM II SIO存储器控制器,该控制器针对网络处理器中IP分组缓存系统的存储特点进行了优化,将数据碎片、存储体冲突对带宽利用率的影响大大减小,该控制器实现后应用于THNPU-1网络处理器中,测试表明,设计的控制器将RLDRAM II SIO存储器的带宽利用率的最低点从50.8%提高到88.9%。
陈雪飞刘斌
关键词:RLDRAMFPGA
等价多路径间基于LRU Cache和计数统计的流量分配调度算法被引量:3
2008年
为了减少网络拥塞并充分利用链路带宽,当在转发节点与目的子网间存在有多条等价路径(ECMPs)时,流量负载应该在ECMPs间均衡分配,并且属于同一个TCP流的IP分组应该按照相同顺序到达目的主机.本文提出了一种基于LRU(Least Recently Used Algorithm)Cache和计数统计的算法.该算法通过为每条ECMP分配一个计数器,利用计数统计从而考虑到了IP分组的长度差异.使用相对计数以及对某些情况增加约束条件解决了计数器溢出问题.UDP分组只需要作为调节负载均衡的流量.更进一步,对于去往同一目的子网的不同主机的TCP流的时延差异被转化为cache中的表项失效的时间长度差.仿真实验表明,当ECMPs间的时延差不显著的情况下,只需要很小的存储空间,且每次cache查找只需要一个时钟周期,负载均衡接近最优,此时只有2%的分组出现乱序.
林伟刘斌唐毅
关键词:LRUCACHE
基于多域并行编码的高速IPv6流分类被引量:4
2007年
IPv6的多域流分类是高速路由器设计中的一个难点.本文提出了一种使用TCAM的高速IPv6流分类方案,其核心思想是:(1)区分IPv6包头5个域字段的不同特征,根据IPv6地址的特征及其分配信息对其进行压缩,对TCP端口域实施扩展的层次编码,根据统计数据对协议域进行压缩,最终结果是把原始域的296比特转换成280比特的查找关键字,与TCAM的表项宽度相匹配;(2)使用嵌入SSRAM表查找技术,对5个域并行进行独立编码,消除瓶颈编码环节,达到线速处理要求;(3)分类规则数据库按照本文预设计的编码方式存储在TCAM中,使用流水线技术让域的编码操作和查找操作并行执行,每个TCAM访存周期完成一次查找操作.同时,为解决范围匹配问题,本文设计了一种预定义位宽的动态范围编码算法,既节省了TCAM的存储空间,又提高了硬件规则库的更新速度.分析和仿真表明,当路由查找和流分类共用一个TCAM时,使用较低的工作频率(66MHz),流分类和路由查找速度均可达到22Mpps,满足高速OC-192接口的线速查找与流分类要求.
李维刘斌郗颖林伟唐毅
关键词:IP包IPV6TCAM
网络处理器中的高速缓冲机制及其有效性分析被引量:4
2008年
高速缓冲机制(Cache)在网络处理器中的应用得到广泛的关注。为了指导新的网络处理器的设计,对cache机制的有效性进行系统化的研究。该文截取实际网络链路上的流量,对数据包处理过程进行模拟,并分析cache机制对网络处理器的各性能参数的影响。实验表明:cache机制可有效缓解数据包突发性的到达给数据处理带来的压力,提高网络处理器的吞吐量、降低丢包率和排队延迟、减少多线程机制对处理模式的敏感程度。因此,cache机制对网络处理器中已有的延迟隐藏机制是一个很好的补充。
刘祯刘斌郑凯陈善真
关键词:网络设备网络处理器多线程
基于BCAM的非状态机高速无感截获系统
2006年
对网络中流通的数据进行截获分析是限制和打击网络黑客和网络犯罪的重要手段。然而目前基于有限状态机的截获算法由于实现成本和复杂度的限制,吞吐量较低,难以满足网络核心级的截获速度要求。该文以高速无感截获为目标,利用基于BCAM(b inary con ten t access ib le m em ory)的非状态机结构提出了一种可实现无感截获的高效易行方案。该方案从减少系统成本和实现复杂度出发,通过原创性地采用BCAM避开了设计状态机所需的复杂硬件结构,使方案更简洁高效,同时降低了系统成本,实现了汉字的高速过滤截获,能满足网络核心级,例如O c48链路速度(即2.5G b/s)无感截获系统的要求。
郑凯张鑫刘斌
关键词:计算机网络
基于FPGA的IP碎片重组模块被引量:3
2008年
为了更好地支持网络安全,IP碎片重组是IDS/IPS中一个必不可少的操作。由于采用软件实现IP碎片重组的速度很低,很难达到高速接口的线速处理要求,所以在高速IDS/IPS上应采用硬件处理的机制。本文实现了一个基于Altera FPGA的IP碎片重组模块,可解决IDS/IPS处理IP碎片重组遇到的性能瓶颈问题,同时提供了一种IP碎片攻击的预警机制,其特点是可以根据设备资源的使用情况,提供不同程度的警报信息。借助于QuatusII综合布线工具,经面向硬件电路的仿真验证,本文的方法可实现OC-48接口(2.5Gb/s)上线速分组的IP碎片重组,并具有硬件开销小,可扩展性好的特点。
李鹏刘斌
关键词:FPGA
共1页<1>
聚类工具0