您的位置: 专家智库 > >

中央高校基本科研业务费专项资金(K50510250002)

作品数:3 被引量:7H指数:1
相关作者:柴常春吴晓鹏杨银堂张冰董刚更多>>
相关机构:西安电子科技大学更多>>
发文基金:中央高校基本科研业务费专项资金国家自然科学基金国防科技技术预先研究基金更多>>
相关领域:电子电信更多>>

文献类型

  • 3篇中文期刊文章

领域

  • 3篇电子电信

主题

  • 2篇静电放电
  • 2篇NMOS
  • 2篇ESD保护
  • 1篇电路
  • 1篇亚微米
  • 1篇亚微米工艺
  • 1篇深亚微米
  • 1篇深亚微米工艺
  • 1篇闩锁
  • 1篇闩锁效应
  • 1篇微米工艺
  • 1篇版图
  • 1篇半导体
  • 1篇半导体器件
  • 1篇保护器件
  • 1篇TLP
  • 1篇ESD保护电...
  • 1篇GATE
  • 1篇GGNMOS
  • 1篇传输线脉冲

机构

  • 3篇西安电子科技...

作者

  • 3篇杨银堂
  • 3篇吴晓鹏
  • 3篇柴常春
  • 2篇张冰
  • 1篇王婧
  • 1篇高海霞
  • 1篇董刚

传媒

  • 2篇电路与系统学...
  • 1篇物理学报

年份

  • 2篇2013
  • 1篇2011
3 条 记 录,以下是 1-3
排序方式:
一种新型结构栅耦合ggNMOS ESD保护电路研究被引量:1
2011年
针对现有栅耦合NMOS(gate coupled NMOS,gcNMOS)静电放电(electrostatic discharge,ESD)保护电路对特定ESD脉冲不能及时响应造成的"触发死区"现象,本文提出了一种全新结构的栅耦合栅接地NMOS(gate coupled gate grounded NMOS,gc-ggNMOS)ESD保护电路,这种结构通过利用保护电路中漏、栅交叠区的寄生电容作为耦合电容,连接保护电路栅与地的多晶硅(poly)电阻作为耦合电阻,在有效解决原有gcNMOS结构"触发死区"现象的同时,还避免了因引入特定耦合电容带来版图面积的增加,进而提高了ESD保护电路鲁棒性指标。本文采用ISE-TCAD仿真软件,建立了0.6μm CSMC6S06DPDM-CT02CMOS工艺下gc-ggNMOS ESD保护电路的3D物理结构模型,并对此种结构中关键性参数耦合电阻、电容与触发电压特性的关系进行了系统仿真。仿真表明,当耦合电容为定值时,保护电路触发电压随耦合电阻阻值的增加而减小,这一结果与流片的传输线脉冲(transmission line pulsing,TLP)测试结果吻合。全新结构的gc-ggNMOS ESD保护电路通过了5KV人体放电模式(human body model,HBM)测试。本文的研究结果为次亚微米MOS ESD保护电路的设计提供了一种新的参考依据。
张冰柴常春杨银堂吴晓鹏
关键词:GATE
一种抑制ESD保护电路闩锁效应的版图研究被引量:1
2013年
针对具有低压触发特性的静电放电(electrostatic discharge,ESD)保护电路易闩锁的不足,本文结合CSMC0.6μm CMOS工艺,设计了一种可应用于ESD保护电路中的独立双阱隔离布局方案,这种方案不仅可以有效的阻断形成闩锁的CMOS器件固有纵向PNP与横向NPN晶体管的耦合,且兼容原有工艺而不增加版图面积。将此布局方案与常规保护环结构同时应用于笔者研制的具有低压快速触发特性双通路ESD保护电路中,通过流片及测试对比表明,该布局方案在不影响保护电路特性的同时,较常规保护环结构更为有效的克服了保护电路的闩锁效应,从而进一步提升了该保护电路的鲁棒性指标。本文的布局方案为次亚微米MOS ESD保护电路版图设计提供了一种新的参考依据。
柴常春张冰杨银堂吴晓鹏王婧
关键词:闩锁效应静电放电版图
基于深亚微米工艺的栅接地NMOS静电放电保护器件衬底电阻模型研究被引量:5
2013年
在考虑了电导率调制效应的情况下对深亚微米静电放电(electrostatic discharge,ESD)保护器件的衬底电阻流控电压源模型进行优化,并根据轻掺杂体衬底和重掺杂外延型衬底的不同物理机制提出了可根据版图尺寸调整的精简衬底电阻宏模型,所建模型准确地预估了不同衬底结构上源极扩散到衬底接触扩散间距变化对触发电压Vt1的影响.栅接地n型金属氧化物半导体器件的击穿特性结果表明,所提出的衬底电阻模型与实验结果符合良好,且仿真时间仅为器件仿真软件的7%,为ESD保护器件版图优化设计提供了方法支持.
吴晓鹏杨银堂高海霞董刚柴常春
关键词:静电放电
共1页<1>
聚类工具0