您的位置: 专家智库 > >

福建省厦门市科技计划项目(3502Z20080010)

作品数:2 被引量:9H指数:2
相关作者:凌朝东黄炜炜赵东世刘一平傅文渊更多>>
相关机构:华侨大学更多>>
发文基金:福建省厦门市科技计划项目国家自然科学基金福建省自然科学基金更多>>
相关领域:电子电信更多>>

文献类型

  • 2篇中文期刊文章

领域

  • 2篇电子电信

主题

  • 1篇低功耗
  • 1篇电路
  • 1篇实时时钟
  • 1篇温度
  • 1篇误差补偿
  • 1篇误差补偿方法
  • 1篇解码
  • 1篇解码器
  • 1篇功耗
  • 1篇核设计
  • 1篇H.264
  • 1篇H.264解...
  • 1篇H.264解...
  • 1篇IP核
  • 1篇IP核设计
  • 1篇补偿电路
  • 1篇补偿方法
  • 1篇BASELI...

机构

  • 2篇华侨大学

作者

  • 2篇凌朝东
  • 1篇朱坤旺
  • 1篇刘一平
  • 1篇傅文渊
  • 1篇赵东世
  • 1篇黄炜炜

传媒

  • 2篇华侨大学学报...

年份

  • 2篇2011
2 条 记 录,以下是 1-2
排序方式:
一种新型实时时钟芯片温度误差补偿方法被引量:6
2011年
采用累积误差实时数字补偿技术,当温度误差累积时间达到1个时钟周期时,在产生1 Hz频率方波的计数器上采取相应的操作,少加一次或者多加一次来补偿之前的频率总误差,使实时时钟在-40-85℃动态温度范围内的精度达到5.0×10^-7.仿真结果表明,1 a的时间时钟最大误差不到1 min,累积误差实时补偿的方法达到期望的补偿精度.
赵东世凌朝东黄炜炜刘一平
关键词:实时时钟温度补偿电路
低功耗H.264 Baseline解码IP核设计被引量:3
2011年
采用环形码流缓冲结构、首"1"检测方法和优先级非均匀分割技术,设计一款低功耗H.264 Baseline视频解码IP核,并对该IP核进行了软件仿真和现场可编程门阵列(FPGA)验证.结果表明,该IP核的功耗为918μW,降低了44%,H.264/AVC Baseline QCIF解码速度达到30帧·s-1,可满足实时解码需求.
朱坤旺傅文渊凌朝东
关键词:H.264解码器IP核低功耗
共1页<1>
聚类工具0