您的位置: 专家智库 > >

湖南省教育厅优秀青年基金(11B018)

作品数:6 被引量:25H指数:4
相关作者:李浪邹祎李肯立李仁发焦铬更多>>
相关机构:衡阳师范学院湖南大学湖南财政经济学院更多>>
发文基金:湖南省教育厅优秀青年基金中国博士后科学基金国家自然科学基金更多>>
相关领域:自动化与计算机技术更多>>

文献类型

  • 6篇中文期刊文章

领域

  • 6篇自动化与计算...

主题

  • 2篇密码
  • 2篇密码算法
  • 2篇功耗攻击
  • 2篇PRESEN...
  • 2篇VERILO...
  • 2篇HDL
  • 1篇硬件
  • 1篇语言实现
  • 1篇试题库
  • 1篇数据库
  • 1篇题库
  • 1篇旁路攻击
  • 1篇轻量
  • 1篇轻量级
  • 1篇椭圆曲线密码
  • 1篇椭圆曲线密码...
  • 1篇密钥扩展
  • 1篇加密
  • 1篇加密算法
  • 1篇攻击点

机构

  • 6篇衡阳师范学院
  • 5篇湖南大学
  • 1篇湖南财政经济...

作者

  • 6篇李浪
  • 5篇邹祎
  • 4篇李肯立
  • 3篇焦铬
  • 3篇李仁发
  • 2篇王奕
  • 1篇贺位位
  • 1篇欧阳陈华
  • 1篇杨柳
  • 1篇王樱
  • 1篇徐雨明
  • 1篇王玉奇
  • 1篇肖云华

传媒

  • 3篇计算机应用研...
  • 1篇小型微型计算...
  • 1篇衡阳师范学院...
  • 1篇重庆大学学报...

年份

  • 2篇2014
  • 3篇2013
  • 1篇2012
6 条 记 录,以下是 1-6
排序方式:
CAI中自动出卷系统的设计与实现
2013年
针对传统人工出卷知识点覆盖不全面、难易程度不好把握、分值分布不均、耗时又耗力等问题,采用Visual C++开发平台通过ADO数据库接口连接Access数据库,设计了一个自动出卷系统。该系统实现了试题库管理(包括试题增加、删除和查询)、难度管理和试卷生成等功能,具有界面简洁、出卷迅速、易于管理等特点。
欧阳陈华李浪肖云华王樱
关键词:试题库ACCESS数据库
PRESENT密码硬件语言实现及其优化研究被引量:7
2013年
PRESENT密码算法是2007年提出来的一种轻量级分组密码算法,适合于物联网环境下的安全加密.研究了PRESENT密码算法结构,在原算法结构基础上优化了密钥扩展的实现方法,把密钥扩展不在原算法图的右边实现,而是放入轮运算中.在硬件实现上,31轮重复运算只实现一次,采用31次调用完成,从而可以大幅节约PRESENT密码实现面积.最后,对PRESENT密码的各核心模块进行了Verilog HDL实现,并分模块进行了测试数据验证.经FPGA综合下载后,实验结果表明优化的PRESENT密码硬件语言实现正确,面积相对原始算法更少.
李浪李仁发邹祎贺位位
关键词:PRESENT密钥扩展VERILOG
基于AT89C51物理功耗攻击实验平台研究被引量:2
2012年
功耗攻击是一种对加密芯片密钥进行攻击的方式,加密芯片功耗攻击与防御是目前信息安全的研究热点。但功耗分析的实验平台构建却比较困难,以DES加密算法为例,构建了一个基于AT89C51功耗攻击物理实验平台。详细叙述了物理实验平台的建立过程、注意事项、实验结果,该功耗攻击物理实验平台构建相对简单,实验运算速度较快,且具有加密算法易于修正的灵活性,可以方便地对加密算法的功耗特性进行改进与验证。
李浪李肯立焦铬王玉奇邹祎
关键词:功耗攻击DESAT89C51
一种椭圆曲线密码算法ECC旁路攻击方法研究被引量:6
2013年
针对椭圆曲线密码算法ECC的旁路安全性进行研究,分析了ECC算法的旁路攻击脆弱点。对点乘和点加进行了研究,在此基础上,研究ECC密码算法差分功耗攻击过程,给出了未加防护和加入一位固定值掩码的ECC算法差分功耗攻击方法;并进行了相应的攻击实验,对两种旁路攻击实验结果进行了比较分析,表明未加防护的ECC算法不能防御旁路攻击。同时实验结果显示,相对于对称密码算法,ECC密码算法攻击的难度较大。
李浪李浪杨柳李肯立王奕焦铬徐雨明
关键词:椭圆曲线密码算法标量乘
轻量级PRESENT加密算法功耗攻击研究被引量:5
2014年
PRESENT密码算法是2007年提出来的一种轻量级分组密码算法,适合于物联网环境下的安全加密。对PRESENT加密算法结构进行了深入研究,提出了其适合功耗攻击的两个最佳攻击点,详细介绍了针对PRESENT加密系统进行功耗分析攻击的设计与实现过程,实验结果表明未加防护措施的PRESENT加密系统不能抵御一阶差分功耗分析攻击,从而给PRESENT加密算法的安全改进提供一定的设计参考。
李浪李仁发李肯立王奕焦铬邹祎
关键词:PRESENT差分功耗分析攻击
Verilog HDL语言的AES密码算法FPGA优化实现被引量:5
2014年
AES密码算法是目前广泛使用的一种加密算法。为了对AES算法进行优化,通过对密钥扩展模块重复调用,实现代码的高效利用。具体方法为在AES算法进行加解密运算时,其中所需的密钥可在其他模块执行时重复调用,即一次生成十轮密钥,通过控制模块实现轮密钥加运算。详细叙述了改进后AES算法的Verilog HDL硬件语言实现,特别是对具体实现过程中关键核心代码进行了清晰描述,经modelsim6.1f仿真验证正确后进行了FPGA硬件实现,对FPGA硬件实现进行了实验结果正确性验证。实验结果表明,优化后的AES算法在Xilinx Virtex-V FPGA上仅占用了3 531个Slice,5 522个LUT,与同类加密算法实现所需的资源数对比,在性能同等条件下占用面积更少,可满足芯片的较小面积应用需求,从而可以使得AES算法应用于目前流行的各种小面积智能卡上。
李浪邹祎李仁发李肯立
关键词:AES算法VERILOGHDL
共1页<1>
聚类工具0