您的位置: 专家智库 > >

国家高技术研究发展计划(2009AA011606)

作品数:5 被引量:5H指数:1
相关作者:张浩齐帅严家明杨亚光侯富诚更多>>
相关机构:中国科学院微电子研究所湖南大学西北工业大学更多>>
发文基金:国家高技术研究发展计划国家自然科学基金重庆市自然科学基金更多>>
相关领域:电子电信更多>>

文献类型

  • 5篇中文期刊文章

领域

  • 5篇电子电信

主题

  • 2篇预失真
  • 2篇自适
  • 2篇自适应
  • 2篇放大器
  • 1篇递推
  • 1篇递推最小二乘
  • 1篇递推最小二乘...
  • 1篇余弦
  • 1篇余弦变换
  • 1篇预失真系统
  • 1篇增益
  • 1篇增益放大
  • 1篇增益放大器
  • 1篇直放站
  • 1篇数字预失真
  • 1篇嵌入式
  • 1篇嵌入式TCP...
  • 1篇状态机
  • 1篇自适应滤波
  • 1篇自适应算法

机构

  • 4篇中国科学院微...
  • 1篇湖南大学
  • 1篇西北工业大学
  • 1篇中国科学院
  • 1篇重庆邮电大学
  • 1篇福建江夏学院

作者

  • 3篇张浩
  • 1篇杨亚光
  • 1篇阴亚东
  • 1篇严家明
  • 1篇向永波
  • 1篇齐帅
  • 1篇张利红
  • 1篇杨虹
  • 1篇高海飞
  • 1篇侯富诚
  • 1篇李杰
  • 1篇张洁玲
  • 1篇张曜

传媒

  • 1篇Journa...
  • 1篇计算机仿真
  • 1篇现代电子技术
  • 1篇绵阳师范学院...
  • 1篇传感器与微系...

年份

  • 4篇2012
  • 1篇2011
5 条 记 录,以下是 1-5
排序方式:
自适应宽带数字预失真理论分析和仿真被引量:3
2011年
研究优化宽带性能问题,在多载波调制系统中,具有较大峰均比的宽带线性调制信号经过射频功率放大器会产生非线性失真和记忆效应。为了消除功放非线性带来的影响,提出了宽带自适应数字预失真技术,采用间接学习结构设计预失真系统,记忆多项式模型进行功放辨识,并运用递推最小二乘算法更新预失真器参数。仿真结果表明,预失真器改善带外频谱抑制25dB左右,有效地补偿了功放的非线性失真和记忆效应,提高了功放效率,对通信传输质量有了提高,并为优化设计提供了参考。
齐帅严家明杨亚光张浩
关键词:功率放大器数字预失真递推最小二乘法
基于FPGA的数字选频器设计
2012年
提出了一种基于FPGA的数字选频器设计方案,该数字选频器应用于八通道的GSM系统直放站,采用低成本的FPGA芯片Xilink Spartan-3ADSP XC3SD3400A进行数字信号处理。给出了较详细的硬件设计方案,并通过AgilentTechnologies N5230A网络分析仪对数字选频器进行了测量,被选出的有效相邻信道之间的最小间隔能达到1MHz,能够实现较好的选频功能,可满足实际应用的要求。
张曜杨虹张浩李杰
关键词:FPGAGSM直放站
功率放大器预失真系统的TCP/IP协议栈的研究
2012年
嵌入式功率放大器预失真系统是一种当前快速发展的射频功率放大器线性化技术。在嵌入式功率放大器预失真系统的工程实现中,远程控制和实时监测功能正逐渐成为必备性能。虽然TCP/IP协议栈是实现这些功能的最具代表性和实用性的通信协议栈,但其在存储和计算能力有限的嵌入式系统中难以完全实现。针对嵌入式预失真系统的特点精简和优化TCP/IP协议,以适应嵌入式预失真系统并使其通信能力得到提高。
张利红张洁玲阴亚东
关键词:嵌入式TCP/IP协议状态机NAGLE算法
A 2-mW 50-dB DR wideband hybrid AGC for a GNSS receiver in 65 nm CMOS被引量:1
2012年
A low-power wideband hybrid automatic gain control(AGC) loop for a GNSS receiver is presented. Single AGC in the I/Q path is composed of four-stage programmable gain amplifiers(PGAs),a differential peak detector,two comparators,a control algorithm logic,a decoder and the reference voltage source.Besides being controlled by an AGC loop,the gain of PGAs could alternatively be controlled by an off-chip digital baseband processor through the SPI interface.To obtain low power consumption and noise,an improved source degenerated amplifier is adopted,and the I/Q path phase mismatch within the±5°range is calibrated with 0.2°accuracy. Implemented in 65 nm CMOS,the measured PGA total gains range from 9.8 to 59.5 dB with an average step of 0.95 dB and simulated bandwidth of more than 110 MHz.The settling time is about 180μs with 80%AM input with measured signal power from -76.7 to -56.6 dBm from a radio-frequency amplifier(RFA) input port,and also reduces to 90μs with clock frequency doubling.The single AGC consumes almost 0.8 mA current from the 2.5-V supply and occupies an area of 750×300μm^2.
续阳池保勇徐阳祁楠王志华
关键词:CMOSAGC分贝可编程增益放大器
滑动DCT-LMS自适应算法研究与FPGA实现被引量:1
2012年
研究一种改进的低复杂度复数滑动离散余弦变换(DCT)最小均方(LMS)自适应算法,并设计该算法的FPGA实现结构。在常规LMS算法的输入端前添加改进的滑动DCT,降低输入信号之间的关联性,提高自适应算法收敛速度。改进的滑动DCT算法针对硬件实现进行了优化,提高其在硬件实现中稳定性和精度。给出算法在FPGA实现框图、结果和Matlab仿真结果的对比,以及算法在FPGA中的资源使用。算法已经在实际工程中应用,效果远优于常规LMS自适应算法。
高海飞张浩侯富诚向永波
关键词:离散余弦变换最小均方自适应滤波FPGA实现
共1页<1>
聚类工具0