冼志妙
- 作品数:10 被引量:62H指数:4
- 供职机构:肇庆学院电子信息与机电工程学院电子信息工程系更多>>
- 发文基金:国家自然科学基金更多>>
- 相关领域:自动化与计算机技术电子电信文化科学更多>>
- 数字逻辑电路实验教学改革被引量:13
- 2004年
- 针对当前数字逻辑电路实验教学中存在的问题,论述如何从实验内容、方法、手段等方面进行改革。
- 冼志妙李廷洪
- 关键词:实验教学数字逻辑电路电子设计自动化
- 基于USB-ATA接口的海量存储器的设计与实现
- 本文介绍了一种基于GPIF的USB-ATA解决方案,将普通硬盘转化为USBMass-Storage,通过Cypress's EZ-USB FX2芯片,文中给出相关设计方法.实际运行效果良好,达到USB2.0的高速率传输。
- 冼志妙吴淑泉林愿
- 关键词:通用串行总线ATA接口海量存储器
- 文献传递
- 电位异步时序电路的冒险现象被引量:1
- 2004年
- 时序逻辑电路中的竞争冒险是电路设计中必须考虑到的重要方面。本文在分析电位异步时序电路模型、电位异步时序电路的竞争冒险后,提出了电位异步时序电路冒险的分析判断方法和冒险现象的避免方案。
- 冼志妙李廷洪
- 关键词:时序电路异步时序逻辑电路电路设计电位
- 三角矩阵求逆的ASIC实现研究被引量:7
- 2004年
- 通过分析上三角矩阵的求逆算法,提出了一种适合ASIC实现的心动阵列结构,并用VHDL语言对其进行描述,最后通过Synopsys的DesignCompile和Cadence的NC-Sim对其做综合后仿真验证了其正确性。仿真结果表明这种并行结构能够正确计算出上三角矩阵的逆矩阵。
- 王前吴淑泉李韬冼志妙
- 关键词:ASIC三角矩阵求逆
- 高速PCB的信号完整性分析及应用被引量:14
- 2006年
- 在高速系统设计中,PCB板的走线常呈现传输线效应,因而对系统产生显著的影响.分析了影响信号完整性的定时、反射、振铃、串扰、地反弹等多种因素.介绍了一种应用SQ/Sigxp进行建模仿真的方法,利用SQ对高速系统的信号完整性分析和波形仿真,很好地解决了传输线效应的问题.最后结合一个实例,阐述了实现信号完整性的具体方法.
- 冼志妙朱雪花袭著科
- 关键词:信号完整性PCI控制器仿真
- 基于USB-ATA接口的海量存储器的设计与实现被引量:4
- 2004年
- 介绍了一种基于通用可编程接口 (GPIF)的通用串行总线 高级技术配件 (USB ATA)解决方案 ,将普通硬盘转化为USBMass Storage ,采用Cypress公司的EZ USBFX2系列芯片。该设计采用CY7C6 80 1 3芯片的ATA接口 ,将普通硬盘转化为具有USB2 .0速度的海量存储器 ,其灵活的接口和可编程特性简化了外部硬件的设计 ,提高了系统的稳定性 ,也有利于印制板的制作和调试。USB设备的可热插拔特性使得该系统具有便携式的特点 ,使用方便 ,无需关机重启或打开机箱进行安装。该系统实现了可编程输入输出 (PIO)和超级直接存储器存取 (UDMA)两种模式 ,实际运行效果良好 ,达到USB2 .0的高速率传输要求。
- 冼志妙吴淑泉林愿
- 关键词:EZ-USB
- USB2.0控制器CY7C68013的接口设计实现被引量:18
- 2004年
- 介绍了一种基于USB2.0控制器CY7C68130的USB -ATA接口 ,将普通硬盘转化为USBMass-Storage的解决方案 ,文中给出了利用GPIF实现该方案的相关设计方法。
- 林愿吴淑泉冼志妙
- 关键词:USB2.0ATA接口GPIF
- 新形势下理工科学校实验室工作的探讨
- 2004年
- 新形势 下 科 学 技 术 迅 猛 发 展 ,实 验 室 工 作 正 面 临 着 新 的 挑 战 ,本 文 对 理 工 科 实 验 室 建 设 ,实 验 教 学 等 作 了 一 些 探讨 ,以 期 推 动 实 验 室 管 理 和 改 革 .
- 冼志妙谭晓玲
- 关键词:实验教学EDA
- 面向FPGA/CPLD的数字系统设计与实践被引量:4
- 2005年
- 介绍一种在EDA软件平台上,应用VHDL对FPGA/CPLD进行自动化设计的流程,并用实例说明了在EDA平台上进行电路设计、实验的具体方法及研究.
- 冼志妙
- 关键词:FPGA/CPLDEDAVHDL
- 基于Linux的Windows终端实现本地打印被引量:2
- 2004年
- Windows终端近年来获得了广泛的应用,基于Linux的Windows终端将是终端技术发展的主流之一。本文利用RDP5.x协议对设备重定向的支持,使用打印机重定向和并口重定向两种方式,在基于Linux的Windows终端上实现了本地打印功能。
- 岑志松冼志妙
- 关键词:WINDOWS终端重定向并口RDP终端技术