您的位置: 专家智库 > >

王春林

作品数:5 被引量:0H指数:0
供职机构:武汉大学电子信息学院更多>>
相关领域:电子电信自动化与计算机技术更多>>

文献类型

  • 5篇中文期刊文章

领域

  • 4篇电子电信
  • 1篇自动化与计算...

主题

  • 2篇小波
  • 2篇小波变换
  • 2篇离散小波变换
  • 2篇二维离散小波...
  • 2篇波变换
  • 1篇低功耗
  • 1篇译码
  • 1篇译码器
  • 1篇时滞
  • 1篇时滞过程
  • 1篇数字锁相
  • 1篇数字锁相环
  • 1篇锁相
  • 1篇锁相环
  • 1篇频合器
  • 1篇频率合成器
  • 1篇频率检测
  • 1篇全数字
  • 1篇全数字锁相环
  • 1篇位宽

机构

  • 5篇武汉大学

作者

  • 5篇王春林
  • 5篇刘克刚
  • 4篇陈卓
  • 3篇毛曼卿
  • 1篇何作为

传媒

  • 5篇电子技术(上...

年份

  • 3篇2012
  • 1篇2011
  • 1篇2010
5 条 记 录,以下是 1-5
排序方式:
提升式5/3二维离散小波变换的小波系数位宽整定
2012年
相对于JPEG中二维离散余弦变换(DCT)来说,在JPEG2000标准中,二维离散小波变换(DWT)是图像处理的核心变换。然而在小波变换过程中,有一个不可避免的问题,就是小波系数的动态范围的确定,它直接决定计算精度以及存储空间的利用率。文章针对5/3提升小波算法的硬件架构,在理论分析中进行了三次小波系数动态范围的整定并给出详细的数学推导。最后得到的位宽数是对以往宽泛结论的较为精确地整定。可以在保证运算精度的前提下,避免增加无谓的硬件资源和存储器。最后使用Matlab对标准图像进行一到五级的小波分解,验证了该结论的有效性。
毛曼卿王春林陈卓刘克刚
关键词:离散小波变换小波系数
低功耗并行的提升式5/3二维离散小波变换的VLSI架构
2012年
离散小波变换需要较大的运算量和运算空间,为了提高JPEG2000图像压缩速度,提出一种基于提升算法的二维离散5/3小波变换的VLSI架构,这种结构同时进行行变换和列变换。文章对于VLSI架构的五大模块(行小波变换运算模块、两个列小波变换模块、FIFO寄存组和系统整体控制模块)的硬件实现给出了相应的方案。在Quartus II 7.2的平台下对于设计的该系统的时序仿真测试结果表明,综合分析后系统最小组合逻辑时延为7.142ns,可达到的最高频率为140.02MHz。时序仿真测试中当系统工作频率为100MHz,数据吞吐率达到773.944Mbit/s。
毛曼卿王春林陈卓刘克刚
关键词:离散小波变换低功耗
基于RiBM算法的RS(204,188)译码器的设计
2012年
文章介绍了基于FPGA的RS(204,188)译码器的实现,对于译码器的四大模块(伴随式求解模块、基于RiBM算法的关键方程求解模块、钱搜索错误位置和福尼算法求解错误值模块)的硬件实现给出了相应的方案。在Quartus II 9.1的平台下对于RS译码器系统的时序仿真测试结果表明,在系统时钟的频率为100MHz的情况下,RS(204,188)译码器的纠错能力能够达到8个的理论上限,数据吞吐率达到345Mb/s。
陈卓王春林毛曼卿刘克刚
关键词:FPGARS译码器
基于改进型ADPLL的频合器设计与实现
2010年
本文采用VHDL语言完成了基于改进型全数字锁相环(ADPLL)的频率合成器设计与实现。本设计使用自适应数字分频器克服了锁相环同步带的限制。频率合成器的输入信号频率从1Hz到10MHz范围,输出信号相位以输入信号为基准,输出信号频率从1Hz到10MHz由用户设定,频率分辨率为1Hz。输出信号与输入信号的最大相差可控,输出信号频率的最大频差可控。
王春林何作为刘克刚
关键词:全数字锁相环VHDL频率合成器
基于非线性、纯时滞被控对象的控制策略及算法实现
2011年
文章介绍了Dahlin算法在纯滞后控制系统中的补偿原理及作用,着重论述了在DDC系统中的Dahlin控制算法及参数整定。并给出了一种采用频率检测控制和Dahlin算法相结合的针对非线性、纯时滞被控对象的控制系统的软、硬件设计方法。由于频率信号的传输较电压信号的传输具有相对的优越性且检测方便,因而系统具有灵敏度高、抗干扰能力强和传输能耗低的特点。
陈卓王春林刘克刚
关键词:DAHLIN算法频率检测
共1页<1>
聚类工具0