您的位置: 专家智库 > >

陈明扬

作品数:5 被引量:1H指数:1
供职机构:中国科学院计算技术研究所更多>>
发文基金:国家自然科学基金国家重点基础研究发展计划更多>>
相关领域:自动化与计算机技术更多>>

文献类型

  • 3篇专利
  • 1篇期刊文章
  • 1篇会议论文

领域

  • 2篇自动化与计算...

主题

  • 4篇内存
  • 4篇内存系统
  • 3篇内存控制器
  • 2篇通用处理器
  • 2篇加速器
  • 2篇处理器
  • 1篇云计算
  • 1篇云计算应用
  • 1篇体系结构
  • 1篇粒度
  • 1篇内存访问
  • 1篇监测系统
  • 1篇功耗
  • 1篇功耗测量
  • 1篇CPU
  • 1篇并发
  • 1篇存储模块
  • 1篇RAM

机构

  • 5篇中国科学院
  • 1篇中国科学院研...

作者

  • 5篇陈明扬
  • 4篇陈明宇
  • 4篇阮元
  • 2篇刘垚
  • 2篇陈荔城
  • 2篇崔泽汉
  • 2篇黄永兵

传媒

  • 1篇网络新媒体技...

年份

  • 1篇2018
  • 2篇2013
  • 2篇2012
5 条 记 录,以下是 1-5
排序方式:
一种消息式内存访问装置及其访问方法
一种消息式内存访问装置及其访问方法,包括:消息式命令总线,用于传输CPU生成的消息式访存指令,指示内存系统完成相应操作;消息式内存控制器,用于将CPU的请求包装成消息包发送给存储模块,并解析存储模块返回的消息包将数据返给...
陈明宇阮元崔泽汉陈荔城黄永兵陈明扬
文献传递
基于消息的内存系统关键技术研究被引量:1
2013年
提出了一种基于异步的请求和应答消息的新型访存协议。相比于传统的同步总线式内存体系结构,可变粒度的访存提高了内存带宽的有效利用率,异步消息访问有利于内存容量的扩展。本文通过分析典型应用程序的访存行为评估了消息式内存可能带来的性能提升,并探讨了实现消息式内存所面临的挑战。
陈明宇阮元黄永兵陈荔城崔泽汉陈明扬
关键词:内存体系结构
基于片上RAM的高并发访存加速方法、加速器及CPU
本发明公开了一种基于片上RAM的高并发访存加速器及访存方法以及采用该方法的处理器,该访存加速器独立于片上Cache和MSHR,与片上RAM和内存控制器相连,未完成访存请求通过该访存加速器发往内存控制器至内存系统,从而解决...
刘垚陈明扬陈明宇阮元
文献传递
一种计算机部件级功耗监测系统及分析
计算机系统的能耗已经成为一个越来越严重的问题.功耗监测是理解能耗问题的基础.本文提出了一种直接测量计算机CPU、内存、磁盘等部件功耗的方法.利用设计的部件级功耗监测系统,获得了SPEC CPU2006、PARSEC 3....
CHEN Ming-Yang陈明扬CUI Ze-Han崔泽汉ZHU Yan朱晏BAO Yun-Gang包云岗CHEN Ming-Yu陈明宇
关键词:功耗测量监测系统
基于片上RAM的高并发访存加速方法、加速器及CPU
本发明公开了一种基于片上RAM的高并发访存加速器及访存方法以及采用该方法的处理器,该访存加速器独立于片上Cache和MSHR,与片上RAM和内存控制器相连,未完成访存请求通过该访存加速器发往内存控制器至内存系统,从而解决...
刘垚陈明扬陈明宇阮元
文献传递
共1页<1>
聚类工具0