黄林
- 作品数:17 被引量:36H指数:4
- 供职机构:复旦大学信息科学与工程学院专用集成电路与系统国家重点实验室更多>>
- 发文基金:浙江省自然科学基金国家自然科学基金更多>>
- 相关领域:电子电信生物学更多>>
- 一种用于多通道10 Gbit以太网接口的CMOS3.125 Gb/s接收器(英文)
- 2005年
- 介绍了一种单片集成的3.125 Gb/s接收器的设计,它适用于IEEE 802.3ae四通道10 Gb/s以太网接口.电路采用了多相时钟结构和并行采样技术以降低电路速度要求.电荷泵采用了常跨导偏置技术以降低环路对工艺、电源电压和温度变化的敏感度.时钟数据恢复电路采用1/5速率时钟降低振荡器的设计难度,时钟恢复的同时完成1:5解串功能,降低了电路功耗.电路采用0.18μm CMOS工艺设计和仿真,总体功耗为95 mW,625 MHz恢复时钟的输出抖动小于75 ps,电路在3.125 Gb/s的数据率和各种工艺角下工作正确.
- 黄林叶菁华郭淦陈一辉洪志良
- 关键词:接收器多相时钟发生器鉴相器时钟数据恢复
- CMOS高速串行数据接收器的研究和设计
- 本文的主要工作是研究和设计单片集成的CMOS高速串行数据接收器。
本文分析了高速数据传输系统中的一些设计考虑。其中包括电压噪声和时序噪声的产生和抑制;通过对传输介质的特性分析,提出了信道均衡中的电路设计;在接收器时...
- 黄林
- 关键词:数据通信并行采样均衡器采样器
- 一种采用半速结构的CMOS串行数据收发器的设计被引量:2
- 2005年
- 设计了一种单片集成的CMOS串行数据收发器 .该收发器用于线上速率为 1 2 5Gb/s的千兆以太网中 ,全集成了发送和接收的功能 ,主要由时钟发生器、时钟数据恢复电路、并串 /串并转换电路、线驱动器和均衡器组成 .为了降低系统设计难度和电路功耗 ,收发器采用了半速率时钟结构 .电路采用 1 8V 0 18μm 1P6MCMOS数字工艺 ,芯片面积为 2 0mm× 1 9mm .经CadenceSpectre仿真验证以及流片测试 ,电路工作正常 。
- 黄林郭淦叶菁华陈一辉洪志良
- 关键词:收发器时钟发生器时钟数据恢复线驱动器均衡器
- 用于蓝牙收发机的低电压CMOS Gilbert混频器(英文)被引量:2
- 2004年
- 对已报道的 Gilbert混频器工作在低电压时存在的问题进行了分析 ,在此基础上 ,描述了利用改进的低电压设计技术 ,用于 2 .4 GHz蓝牙收发机的上混频器 /下混频器的设计 .利用适用于低电压工作的负反馈与电流镜技术提高上混频器的线性度 ;而通过采用折叠级联输出 ,增加了低电压时下混频器的设计自由度 ,从而降低了噪声 ,提高了转换增益 .基于 0 .35μm CMOS工艺技术 ,在 2 V电源电压下 ,对电路进行了仿真 .结果表明 :上混频器消耗的电流为 3m A,输入三阶截距点达到 2 0 d Bm ,输出的信号幅度为 87m V;下混频器消耗的电流为 3.5 m A,得到的转换增益是 2 0 d B,输入参考噪声电压是 6 .5 n V/ Hz,输入三阶截距点为 4 .4 d Bm.
- 崔福良马德群黄林叶菁华郭淦洪志良
- 关键词:低电压混频器
- 2.4GHz 0.35μm CMOS Gilbert下变频器被引量:2
- 2005年
- 利用0 35μm CMOS工艺实现了一种用于低中频接收机的Gilbert型下变频器.其中,混频器的输出级采用折叠级联输出,射频信号、本振信号和中频信号的频率分别为2 452GHz,2 45GHz和2MHz.测试表明:在3 3V电源电压条件下,整个混频器电路消耗的电流约为4mA,转换增益超过6dB,输入1dB压缩点约为-11dBm.
- 崔福良黄林马德群洪志良
- 关键词:CMOS工艺射频电路下变频器
- 蓝牙集成接收机中前端电路的设计被引量:4
- 2004年
- 介绍了一种蓝牙低中频接收机前端电路的设计,包括低噪声放大器(LNA)、Gilbert型混频器(Mixer)、有源复数滤波器(ACF)。利用改进的Gilbert型混频器,实现Mixer与ACF之间的直接电流耦合,避免Mixer与ACF之间需要引入的电压增益级,降低了系统功耗,同时也改善了Mixer的噪声性能。基于0.35μm工艺,对电路的仿真表明电路性能满足接收机的要求。
- 崔福良马德群叶菁华黄煜梅黄林洪志良
- 关键词:蓝牙接收机射频电路低功耗
- 0.18μm CMOS工艺3.125Gb/s发送器的设计被引量:1
- 2004年
- 介绍了一种采用深亚微米 CMOS工艺实现单片集成发送器的设计 .它适用于 IEEE 80 2 .3ae多通道 1 0 Gbps以太网接口 (Ethernet) .发送器主要由时钟发生器、多路选择器、占空比调整电路和片内阻抗匹配的线驱动器组成 .为了提高传输速率发送器采用多相时钟结构 ,并且针对该种结构对发送器的功耗进行了系统优化 .文中设计的电路采用 0 .1 8μm工艺仿真 ,总体功耗为 95 m W,线驱动器差分输出幅度为 1 6 0 0 m V ,发送器的系统抖动为 5 0
- 叶菁华郭淦黄林陈一辉洪志良
- 关键词:发送器功耗优化多路器线驱动器
- 蓝牙接收机中镜像信号的抑制被引量:3
- 2005年
- 介绍了一种用于蓝牙低中频接收机的镜像抑制电路 ,包括改进的吉尔伯特型混频器 (采用折叠级联输出 )和跨导 电容复数滤波器 ,二者利用电流信号直接耦合 .整个电路用TSMC 0 35 μm单层多晶硅CMOS数字工艺实现 .仿真和测试结果表明 :镜像抑制比大于 2 0dB ,满足蓝牙接收机的要求 ,整个电路使用 3 3V电源供电 ,功耗约为 2 7mW .
- 崔福良马德群黄林洪志良
- 关键词:蓝牙接收机镜像抑制
- 低功耗自适应跨导-电容带通滤波器电路实现被引量:10
- 2004年
- 采用单层多晶硅 3.3V,0 .35μm CMOS数字工艺 ,实现了用于蓝牙系统的自适应带通滤波器 ,其中心频率为2 MHz,带宽为 1.2 MHz,功耗为 12 m W.并对滤波器 PL L自适应电路中压控振荡器 (VCO)的谐振条件进行了研究 ,分析了 VCO中运放寄生参数对谐振频率的影响 .同时 ,用一种简单的跨导运放结构作为 VCO中的负阻抗 ,解决了VCO振荡幅度限幅问题 .
- 马德群崔福良何捷黄林洪志良
- 关键词:锁相环
- 一种采用半速率时钟的1.25Gbit/s串行数据接收器的设计被引量:6
- 2004年
- 介绍了一种用于接收1.25Gbit/s不归零随机数据的吉比特以太网接收器的设计。该电路采用半速率时钟结构,目的是为了以较低的功耗和简单的结构适应高速数据流。本文介绍了电路的主要组成部分和工作原理,突出了关键模块的设计。电路采用1.8V 0.18祄 1P6M CMOS工艺,经SpectreS仿真验证以及流片测试,主要功能已经实现。
- 郭淦叶菁华黄林陈一辉苏彦锋洪志良
- 关键词:以太网时钟与数据恢复接收器均衡器压控振荡器