您的位置: 专家智库 > >

郭健民

作品数:7 被引量:13H指数:2
供职机构:复旦大学信息科学与工程学院专用集成电路与系统国家重点实验室更多>>
发文基金:上海市科委SDC项目国家自然科学基金上海市科学技术委员会资助项目更多>>
相关领域:电子电信电气工程更多>>

文献类型

  • 6篇期刊文章
  • 1篇学位论文

领域

  • 6篇电子电信
  • 1篇电气工程

主题

  • 2篇电压基准
  • 2篇英文
  • 2篇数字控制
  • 2篇变换器
  • 2篇ADC
  • 1篇电路
  • 1篇电路设计
  • 1篇电压
  • 1篇电压变换
  • 1篇电压变换器
  • 1篇电压差
  • 1篇电压调整
  • 1篇电压调整器
  • 1篇电压基准源
  • 1篇电源
  • 1篇电源抑制
  • 1篇电源抑制比
  • 1篇调整器
  • 1篇抑制比
  • 1篇振荡

机构

  • 7篇复旦大学

作者

  • 7篇郭健民
  • 6篇李文宏
  • 5篇张科
  • 4篇孔明
  • 2篇周熙
  • 1篇顾培培

传媒

  • 4篇Journa...
  • 2篇固体电子学研...

年份

  • 6篇2007
  • 1篇2006
7 条 记 录,以下是 1-7
排序方式:
适用于数字电源的A/D转换器与PWM/LDO双模控制电压变换器的IC设计研究
伴随半导体工艺技术进步和应用范围的推广,无论数字电源还是模拟电源都有许多值得研究的问题。本文在数字电源方面,研究了适用于数字电源的A/D转换器的设计方法。接着,重点在模拟电源方面,研究了PWM/LDO双模控制电压变换器的...
郭健民
关键词:数字电源A/D转换器双模控制电压变换器IC集成电路设计
文献传递
一种新型的基于pMOS和nMOS阈值电压差的CMOS电压基准源(英文)
2007年
提出了一种新的纯MOS结构的基准电压源,它利用pMOS和nMOS的阈值电压差来抵消工艺偏差,提高了基准的精度.该电路经过Chartered0.35mm标准CMOS工艺成功流片,芯片面积为0.022mm2.测试结果表明:输出平均电压在室温下与仿真结果的绝对误差为6mV,在0~100℃范围内温度系数为180ppm/℃,电源调整率为±1.1%.该基准应用于自适应功率管驱动器中.
孔明郭健民张科李文宏
关键词:电压基准线性调整率
高频多相数字DC-DC控制芯片的设计
2007年
介绍应用于低电压大电流DC-DC的高频多相数字控制芯片的设计。该芯片采用电压模式控制、数字比例-积分-微分(PID)控制算法,由可编程电压基准源、窗口ADC、数字PID电路以及数字脉宽调制(DPWM)电路组成。该芯片提供1MHz开关频率、四相PWM信号输出、5bit电压识别(VID)码控制系统的输出电压,实现从1.1V到1.85V可调。芯片在0.35μm工艺下流片。实验结果证实了芯片的性能与设计方法的正确性。
顾培培郭健民张科周熙孔明李文宏
关键词:控制芯片数字控制直流-直流变换器
一种可编程电压基准源设计与实现(英文)被引量:3
2007年
提出了一种新的基于改进的电流模式带隙基准源的可编程基准源的设计与实现方法.电路采用Chartered 0.35μm工艺仿真并流片.测试结果表明,温度变化范围为0-100℃,温度系数为±36.3ppm/℃(VID=11110).电源电压变化范围为2.7~5V,其相对变化值为5mV.当VID0频率为125kHz时,瞬态响应最大毛刺幅度约为20mV.5位VID码不同的输入状态,输出基准电压从1.1变到1.85V,变化步长为25mV.
张科郭健民孔明李文宏
关键词:电压调整器温度系数电源抑制比
适用于VRM数字控制芯片的新结构ADC(英文)
2006年
提出了一种适用于主板电压调整模块(VRM)数字控制芯片的新结构ADC——延迟环ADC的设计和实现方法.运用延时环(或称环路压控振荡器)的电压-频率转换原理实现对电压信号的模数转换,提高了线性度,减小了工艺偏差;设计差分脉冲计数式鉴频器,降低了延迟环ADC功耗.在标准0·35μm CMOS工艺环境下流片实现,测试结果表明延迟环ADC的微分线性误差和积分线性误差分别为0·92LSB和1·2LSB,最大增益误差为±3·85%,当VRM工作于稳定状态,延迟环ADC在采样频率为500kHz下工作的平均功耗为2·56mW.延迟环ADC满足VRM数字控制芯片应用要求.
郭健民张科孔明李文宏
适用于主板电压调整器数字控制模块的ADC被引量:1
2007年
设计与实现了一种适用于主板电压调整器(VRM)数字控制模块的模数转换器(ADC)。文中采用Flash比较方式减少A/D转换延时,采用窗口式量化结构减小电路功耗。电路采用HSPICE仿真,Chartered0.35μm CMOS工艺流片实现。测试结果表明:ADC的量化阶梯为10mV,A/D转换延时为10ns,在采样频率为1MHz时,其功耗为7mW。VRM系统测试表明,该ADC满足VRM数字控制模块的要求。
郭健民张科顾培培李文宏
关键词:数字控制器
高精度混合型DPWM设计和实现被引量:9
2007年
介绍了一种应用于DC-DC数字控制芯片的混合型数字脉宽调制器(DPWM)设计,该DPWM结合了振荡环和计数器的设计,在Chartered0.35μm2P4M CMOS工艺下经过流片验证.测试结果表明,该芯片实现了950kHz的4相PWM输出,可以实现11bit(即1/2048)的精度,每相之间的相差为90°.该设计能实际应用于DC-DC数字控制芯片.
周熙郭健民李文宏
共1页<1>
聚类工具0