陈双燕
- 作品数:6 被引量:11H指数:3
- 供职机构:中国科学院声学研究所更多>>
- 相关领域:自动化与计算机技术电子电信更多>>
- 微处理器体系结构研究及DSP&CPU微处理器关键部件设计
- 随着集成电路工艺水平的不断提高以及计算机体系结构的不断改进,微处理器的性能越来越高。研究具有自主知识产权的微处理器,对国家的经济、科技及国防事业的发展具有非常重要的意义。
DSP&CPU微处理器是国家973项目的重...
- 陈双燕
- 关键词:高性能微处理器体系结构浮点运算低功耗设计高速缓存
- 基于一种可配置可扩展处理器的MELP语音算法的改进与实现被引量:2
- 2006年
- 基于Tensilca公司的可配置、可扩展、可集成处理器-Xtensa,文章实现了对美国国家标准语音电话加密解密算法——2.4KbpsMELP的改进。在选择一个合理的处理器配置的基础上,对算法进行指令集仿真,分析找出算法中使用频率较高的操作,添加新的指令集,进行硬件实现以提高性能。实现的结果证明,经过改进以后,在增加了一定的硬件逻辑的基础上,相对于未加修改前的处理器内核,算法实现需要的总周期数降低为原来的47%。
- 陈双燕张铁军王东辉侯朝焕
- 关键词:MELP解码可配置可扩展处理器
- 基于WISHBONE的可兼容存储器控制器设计被引量:3
- 2006年
- 随着近年来高速计算机的快速发展,人们对存储器频宽及性能的要求越来越高。作为第2代DDR存储器的DDR2SDRAM具有高速、低功耗、高密度、高稳定性等特点,在未来的一二年里,它将逐步取代DDRSDRAM而成为内存的主流。尽管DDR2的地位正在不断上升,但DDR仍是当前流行的高速存储器。该文通过对这两种存储器的分析比较,基于WISHBONE总线,提出并实现了一种可兼容DDR与DDR2存储器的控制器。
- 陈双燕王东辉张铁军侯朝焕
- 关键词:DDPSDRAMDDR2SDRAMWISHBONE控制器
- 一种基于牛顿迭代的快速收敛指数算法的设计与实现被引量:3
- 2007年
- 针对IEEE-754标准浮点指数运算的要求,通过对现有的几种指数运算硬件实现方法的分析,结合牛顿迭代原理推导出一种新的按指数速度收敛的算法,并用Verilog HDL语言实现了一个精度为56位的指数运算单元。该算法通过查表和乘法来实现迭代操作,并通过增加迭代次数来降低查找表的大小。所实现的运算单元采用九级流水线结构,工作频率可以达到200MHz。
- 何星陈双燕张铁军王东辉侯朝焕
- 关键词:牛顿迭代查表浮点
- 面向功能可重组结构的DSP&CPU芯片及其软件的基础研究
- 侯朝焕洪缨单睿王东辉张铁军马杰杨华中杨树元李云岗于倩刘岩李向阳吴晖张磊张卫新王涛陈双燕金辉邵洋张凯彭楚杨焱刘明刚单惠平刘学军
- 中国科学院声学研究所研制成功的“华威-1”(SuperV-1)芯片是我国第一款基于多发射VLIW和SIMD技术的具有可重组结构的高性能微处理器,该微处理器兼具DSP和CPU功能,具有统一的高效指令集。指令处理能力可120...
- 关键词:
- 关键词:DSPCPUVLIW
- 基于SystemC的可配置多通道DMA控制器的设计与实现被引量:3
- 2007年
- 随着集成电路技术的快速发展,处理器的速度越来越快,存储器的性能越来越好,单芯片上集成的功能部件越来越多,但是处理器跟存储器之间以及存储器跟外设之间的瓶颈却越来越严重。直接存储器存取(Direct Memory Access,DMA)方式是大多数处理器中普遍采用的提高数据传输速率的方法之一。在分析了多种高性能处理器中DMA控制器工作原理的基础上,采用系统级设计语言SystemC,设计并实现了一个多功能的可配置多通道DMA控制器。
- 陈双燕王东辉侯朝焕
- 关键词:DMA控制器多通道SYSTEMC