您的位置: 专家智库 > >

刘延华

作品数:5 被引量:54H指数:4
供职机构:武汉大学电气工程学院更多>>
相关领域:电气工程自动化与计算机技术天文地球电子电信更多>>

文献类型

  • 4篇期刊文章
  • 1篇学位论文

领域

  • 2篇电气工程
  • 1篇天文地球
  • 1篇电子电信
  • 1篇自动化与计算...

主题

  • 4篇数据采集
  • 4篇CPLD
  • 3篇行波
  • 3篇高速数据采集
  • 2篇行波定位
  • 2篇逻辑器件
  • 2篇可编程逻辑
  • 2篇可编程逻辑器...
  • 2篇复杂可编程逻...
  • 1篇电力
  • 1篇电力系统
  • 1篇行波测距
  • 1篇行波信号
  • 1篇失步
  • 1篇时钟
  • 1篇时钟信号
  • 1篇输电
  • 1篇输电线
  • 1篇数据采集系统
  • 1篇全球定位系统

机构

  • 5篇武汉大学

作者

  • 5篇刘延华
  • 4篇张承学
  • 3篇代芬
  • 1篇姜建
  • 1篇陈靖
  • 1篇肖怡安

传媒

  • 1篇电子技术应用
  • 1篇电力系统自动...
  • 1篇电力自动化设...
  • 1篇单片机与嵌入...

年份

  • 5篇2003
5 条 记 录,以下是 1-5
排序方式:
GPS失步后时钟信号的CPLD实现方法被引量:15
2003年
介绍一种在全球定位系统 (GPS)失步时 ,由高精度恒温晶振驱动一个 2 5位计数器计数 ,临时代替GPS发出时间信号的方法 ,由复杂可编程逻辑器件 (CPLD)实现 ,并利用MAXPLUSⅡ开发环境对设计结果进行功能仿真。
陈靖张承学刘延华姜建肖怡安
关键词:全球定位系统复杂可编程逻辑器件行波定位
用于行波定位的暂态行波记录系统设计被引量:4
2003年
介绍了针对电力系统行波定位的特殊要求的暂态行波记录系统的设计。采用了高精度的全球定位GPS(GlobalPositionSystem)授时系统,在板的信号触发电路,并根据行波定位系统对采样数据的采样率高、容量大和分辨率高但对信号处理实时性不高的要求,采用了12位高速A/D和8位大容量缓存RAM直接接口的方式,并应用最适合高速设计的MAX7000S系列CPLD构成了数据总线控制器、地址发生及地址总线控制器,对其工作过程、器件接口,尤其是时序的配合做了详细的讨论。
代芬张承学刘延华
关键词:行波定位电力系统计算机高速数据采集CPLD
CPLD在高速数据采集系统中的应用被引量:26
2003年
CPLD在高速数据采集系统中的应用。介绍了高速数据采集系统的整体框架,分析了其中的通用部分;ALTERA公司推出的MAX7000系列产品的特点及其开发软件MAX+PLUSII;根据高速数据采集系统的需要,以VHDL语言的形式介绍了由MAX7000系列产品构成的地址发生器、数据总线控制器和ISA总线接口,指出了在设计过程中要注意的问题。
代芬张承学刘延华
关键词:CPLD数据采集ISA总线接口复杂可编程逻辑器件
12位高速ADC存储电路设计与实现被引量:9
2003年
在高速数据采集中,高速ADC的选用和数据的存储是两个关键问题。本文介绍一种精度为12位、采样速率达25Msps的高速模数转换器AD9225,并给出其与8位RAM628512存储器的接口电路。由于存储操作的写信号线是关键所在,故给出其详细的获取方法。
刘延华张承学代芬
关键词:模数转换器存储电路数据采集
高压输电线行波测距的研究及实现
高压输电线是联系电厂和用户的纽带,输电线发生故障后,快速、准确的找出故障点,可以提高供电可靠性,减少经济损失。传统的阻抗测距方法由于难以达到令人满意的精度,现在已逐渐被行波测距方法所取代。 输电线路发生故障后,由...
刘延华
关键词:行波测距高速数据采集CPLDMATLAB仿真高压输电线行波信号
文献传递网络资源链接
共1页<1>
聚类工具0