您的位置: 专家智库 > >

赵冰

作品数:16 被引量:12H指数:3
供职机构:中国科学院微电子研究所更多>>
发文基金:国家自然科学基金更多>>
相关领域:电子电信更多>>

文献类型

  • 8篇期刊文章
  • 7篇专利
  • 1篇学位论文

领域

  • 9篇电子电信

主题

  • 8篇电路
  • 7篇异步
  • 3篇处理器
  • 2篇电流
  • 2篇英文
  • 2篇解码
  • 2篇解码器
  • 2篇快速傅立叶变...
  • 2篇加法器
  • 2篇傅里叶
  • 2篇傅里叶变换
  • 2篇傅立叶变换
  • 2篇比较器
  • 2篇VITERB...
  • 2篇VITERB...
  • 1篇单元电路
  • 1篇低功耗
  • 1篇电路设计
  • 1篇电路网表
  • 1篇电压

机构

  • 16篇中国科学院微...

作者

  • 16篇赵冰
  • 14篇仇玉林
  • 11篇黑勇
  • 5篇吕铁良
  • 3篇叶青
  • 3篇郭书苞
  • 1篇魏本富
  • 1篇袁国顺
  • 1篇徐东华

传媒

  • 3篇电子器件
  • 2篇固体电子学研...
  • 1篇半导体技术
  • 1篇Journa...
  • 1篇微电子学

年份

  • 1篇2008
  • 5篇2007
  • 2篇2006
  • 5篇2005
  • 3篇2004
16 条 记 录,以下是 1-10
排序方式:
异步加-选择—比较器电路
一种异步加-选择—比较器电路,包括第一异步加法器、第二异步加法器、C单元、异步比较器和异步选择器,其中包括:第一信号输入和第二信号输入接到第一异步加法器上,第三信号输入和第四信号输入接到第二异步加法器上,进行加法运算;一...
赵冰黑勇仇玉林
文献传递
一种新型异步数据通路性能分析方法被引量:2
2004年
介绍了一种新型的异步数据通路性能分析方法。这种方法在进行性能分析时基于多延迟模型、SPICE和逻辑仿真 ,可以作为异步数据通路设计和分析的一种有效工具。为了进一步的阐述和验证这种分析方法 ,文中举例分析了 4比特和 8比特异步比较器。
赵冰黑勇仇玉林
异步集成电路设计的研究与进展被引量:6
2004年
回顾了异步集成电路设计发展的历史,阐述了当前异步集成电路重新引起重视的原因,总结了异步集成电路的优势,并对异步集成电路设计方法进行了简要地概括,介绍了实用的异步集成电路芯片,最后分析了异步集成电路面临的挑战,并揭示了它今后的发展方向。
赵冰黑勇仇玉林
关键词:电路设计EDA设计方法
采用异步实现的快速傅里叶变换处理器被引量:2
2006年
介绍一种采用异步实现结构的快速傅里叶变换处理器,该处理器的控制采用本地握手信号取代传统的系统时钟。给出了处理器中异步加法器的电路结构,设计了一个采用Booth译码Wallace tree结构的异步乘法器。通过对一个8点的异步快速傅里叶变换处理器进行电路仿真,得到该处理器完成一次变换的平均响应时间为31.15 ns,仅为最差响应时间42.85 ns的72.7%。可见,采用异步方式的快速傅里叶变换处理器在性能方面较同步处理器存在优势。
赵冰仇玉林吕铁良黑勇
关键词:快速傅里叶变换
异步蝶型运算单元电路
一种异步蝶型运算单元电路,包括异步复数乘法器、异步复数加法器、异步复数减法器和完成信号产生单元,其中包括:输入1接到异步复数加法器和异步复数减法器上,请求信号、输入2和旋转因子接到异步复数乘法器上;一异步复数乘法器,在请...
赵冰仇玉林吕铁良黑勇
文献传递
高性能低功耗异步集成电路设计研究
赵冰
关键词:数字集成电路微处理器傅里叶变换
一种数字自动校准运放失调电压电路及其方法
本发明为一种自动校准运放失调电压电路,包括比较器、控制逻辑和电流型数模转换器三个部分。其特征在于,其中包括:运放第一级的输出到校准电路,同时接收校准电路提供的校准电流,使失调电压得到校准;运算放大器第二级接收运算放大器第...
郭书苞赵冰仇玉林叶青
文献传递
异步集成电路标准单元的设计与实现被引量:5
2005年
设计异步集成电路时,常用的异步标准单元的分类、电路设计方法和电路结构.详细介绍了C单元和异步数据通路的设计与实现,提出了一种异步实现结构的异步加法单元、异步比较单元和异步选择单元电路.利用设计的异步标准单元构成了一个适用于Viterbi解码器的异步ACS(加法器-比较器-选择器),并通过0.6μmCMOS工艺进行投片验证.当芯片工作电压为5V,工作频率为20MHz时的功耗为75.5mW.芯片的平均响应时间为19.18ns,仅为最差响应时间23.37ns的82%.从而验证了异步标准单元的正确性和异步电路在性能方面较同步电路存在的优势.
赵冰仇玉林黑勇
一种异步快速傅立叶变换处理器设计(英文)
2006年
针对一种异步实现结构的异步快速傅立叶变换处理器,给出了处理器中异步加法器的电路和异步乘法器的结构.该异步快速傅立叶变换处理器采用本地的握手信号代替了传统的整体时钟.通过对一个8点的异步快速傅立叶变换处理器电路仿真,得到该处理器的平均响应时间为31.15 ns,仅为最差响应时间42.85 ns的72.7%.由此可见,异步快速傅立叶变换处理器在性能方面较同步处理器存在优势。
赵冰仇玉林吕铁良黑勇
关键词:快速傅立叶变换
异步快速傅立叶变换处理器电路
一种异步快速傅立叶变换处理器电路,包括输入存储单元、输入控制单元、异步蝶算阵列、输出存储单元和输出控制单元,其特征在于,其中包括:输入数据接到由输入控制单元控制的输入存储单元中,对数据进行存储;一异步蝶算阵列,该异步蝶算...
赵冰仇玉林吕铁良黑勇
文献传递
共2页<12>
聚类工具0