您的位置: 专家智库 > >

蒋剑飞

作品数:146 被引量:60H指数:4
供职机构:上海交通大学更多>>
发文基金:国家自然科学基金上海市科学技术委员会科研基金国家高技术研究发展计划更多>>
相关领域:自动化与计算机技术电子电信文化科学更多>>

文献类型

  • 109篇专利
  • 35篇期刊文章
  • 2篇学位论文

领域

  • 51篇自动化与计算...
  • 26篇电子电信
  • 2篇文化科学

主题

  • 29篇神经网
  • 29篇神经网络
  • 25篇网络
  • 19篇粗粒度
  • 18篇加速器
  • 17篇电路
  • 16篇卷积
  • 15篇硬件
  • 14篇阵列
  • 13篇可重构
  • 12篇数据流
  • 12篇处理器
  • 10篇卷积神经网络
  • 9篇互连
  • 8篇低功耗
  • 8篇延时
  • 8篇异构
  • 8篇寄存器
  • 8篇存储器
  • 7篇映射

机构

  • 146篇上海交通大学
  • 3篇北京爱奇艺科...
  • 2篇中国船舶重工...
  • 2篇上海航天电子...
  • 1篇中国航天科技...
  • 1篇上海集成电路...

作者

  • 146篇蒋剑飞
  • 108篇王琴
  • 87篇景乃锋
  • 73篇毛志刚
  • 69篇绳伟光
  • 36篇贺光辉
  • 12篇何卫锋
  • 4篇李彤
  • 4篇徐磊
  • 3篇李永博
  • 2篇谢憬
  • 2篇吴帆
  • 2篇王少军
  • 2篇王旭
  • 2篇王一鸣
  • 2篇梁晓峣
  • 2篇王建飞
  • 2篇郭晓天
  • 2篇何卫峰
  • 2篇赵仲元

传媒

  • 21篇微电子学与计...
  • 6篇信息技术
  • 3篇微电子学
  • 1篇计算机应用研...
  • 1篇电子产品世界
  • 1篇软件导刊
  • 1篇中国集成电路
  • 1篇传感器与微系...

年份

  • 7篇2024
  • 18篇2023
  • 27篇2022
  • 24篇2021
  • 16篇2020
  • 13篇2019
  • 12篇2018
  • 3篇2017
  • 8篇2016
  • 3篇2015
  • 1篇2014
  • 2篇2013
  • 1篇2012
  • 3篇2011
  • 3篇2010
  • 3篇2009
  • 2篇2007
146 条 记 录,以下是 1-10
排序方式:
面向BWA-MEM序列比对软件的异构加速系统及其实现方法
本发明提供了一种面向BWA‑MEM序列比对软件的异构加速系统及其实现方法,包括CPU程序和FPGA加速器;所述CPU程序采用异构批处理策略,解析输入比对文件、按顺序启动FPGA加速器、处理FPGA加速器输出、执行BWA‑...
蒋剑飞蒋明俊王琴景乃锋绳伟光贺光辉
一种容软错误的粗粒度可重构阵列
本发明公开了一种容软错误的粗粒度可重构阵列,接收阵列的输入数据和阵列的配置信息,包括成阵列排布的多个执行单元。各执行单元包括三个多路复用器、运算器和寄存器堆;各多路复用器的第一输入端皆用于接收阵列的输入数据,第二输入端对...
绳伟光蒋剑飞毛志刚
可重构的支持多精度浮点或定点运算的方法及系统
本发明提供了一种可重构的支持多精度浮点或定点运算的方法及系统,能够完成多路并行的浮点或定点低精度运算,也可以整体实现一个高精度的浮点或定点运算。相比于现阶段已经提出的运算单元,本发明面向神经网络中的训练和推断、已经多种数...
景乃锋何静怡张子涵蒋剑飞王琴
一种面向粗粒度可重构阵列的可配置便笺式缓存设计方法
本发明公开了一种面向粗粒度可重构阵列的可配置便笺式缓存设计方法,涉及可重构阵列的片上缓存领域,所述方法包括:按数据流和数据流组的方式组织所需要的数据,构建所述数据流和所述数据流组的参数配置;通过计数循环结束标志获取应用执...
景乃锋霍洋洋胡令矿张子涵蒋剑飞王琴毛志刚
一种DSP桶形移位器的设计与优化方法被引量:1
2009年
移位器单元是数字信号处理器中的重要运算部件,提出了一种桶形移位器的设计实现,应用新的移位器级间互联方案,并采用改进的2-1选择器对其电路的结构做了进一步优化.实验及仿真结果表明,提出的方案对移位器的功耗和面积有了较大改善,从而有效地提高了处理器的性能.采用本移位器设计的数字信号处理器已在SMIC0.18μmCMOS工艺下流片成功.
向奔蒋剑飞毛志刚
一种TSV阵列的串扰抑制设计方法被引量:4
2018年
为了抑制TSV阵列中的串扰,本文建立TSV阵列的RC模型,通过在TSV阵列中使用一对差分TSV,分析差分TSV对于串扰的抑制效果,通过评估阵列中每点的串扰影响大小,得出优化的设计方法.文本基于电磁场仿真工具,建立TSV阵列模型,并完成仿真,提出3×3TSV中最优的差分TSV排布.本文中的分析及仿真结果表明,3×3TSV阵列使用差分TSV比直接使用单端TSV的串扰噪声至少降低4db,并通过比较得到了最佳的差分TSV排布.
陈思远范鑫蒋剑飞王琴
关键词:三维集成电路串扰
一种双存取SRAM接口电路设计被引量:1
2011年
存储器对DSP的性能影响很大,双存取SRAM能以单端口SRAM的面积实现类似双端口SRAM的功能。提出一种实现存储器单周期双存取功能的驱动电路的设计,根据访存时序改进了DSP总线结构和双存取SRAM的接口控制单元。仿真结果表明,双存取SRAM驱动电路与DSP总线能够实现有效的连接和高效的访存性能。
沈江蒋剑飞
关键词:数字信号处理器SRAM
一种高可靠SoC芯片的系统级设计方法被引量:4
2018年
为了实现SoC在系统级的高可靠设计,文本搭建了一个包括PowerPC、DRAM、DMA、SRAM模块的SoC系统级设计平台,并采用VCI总线协议实现互连.针对高可靠性问题,本文提出并实现了三模冗余与ECC纠错编码相结合的存储加固方法,通过一个图像数据处理程序,分析比较了利用冗余和编码带来的可靠性提升.系统级仿真结果表明,本文提出的高可靠设计可以显著提高SoC的可靠性.
柳泽辰蒋剑飞王琴关宁
关键词:系统级芯片三模冗余高可靠
基于电荷再利用和位线分级的低功耗8管SRAM芯片设计方法
本发明涉及一种基于电荷再利用和位线分级的低功耗8管SRAM芯片设计方法,包括以下步骤:1)在一块SRAM中使用两个不同的8管存储单元(N-type和P-type),两个不同的8管存储单元的写位线之间通过四个开关连接;2)...
王旭蒋剑飞绳伟光何卫锋毛志刚
文献传递
H.264中一种基于矩阵分解的变换算法及硬件实现被引量:2
2007年
H.264是新一代的视频编码标准,具有优秀的压缩性能。其获得优越性能的代价是运算复杂度的大幅增加,因此在实际应用上存在困难。使用专门的硬件设备是解决这个问题的方法之一。H.264标准中的整数变换运算适合使用硬件实现。首先对H.264标准中的整数变换运算进行介绍,针对H.264中的变换运算提出一种基于矩阵分解的快速并行算法。分析了该算法的结构,表明是符合H.264标准的一种快速算法。并对变换算法的硬件实现进行了分析,表明这种硬件算法结构适合在实时编解码中应用。
蒋剑飞郭炜
关键词:视频编码标准H.264硬件实现
共15页<12345678910>
聚类工具0