刘玮
- 作品数:3 被引量:4H指数:1
- 供职机构:同济大学更多>>
- 发文基金:特种显示技术教育部重点实验室开放课题基金更多>>
- 相关领域:自动化与计算机技术电子电信更多>>
- 基于AVS的软硬件协同可变长码解码器设计被引量:1
- 2010年
- 提出一种基于软硬件协同方法的AVS可变长码解码器结构设计。定长码、指数哥伦布码及AVS视频标准特有的基于内容自适应二维可变长码(CA-2D-VLC)均可在该解码器上实现正确解析。通过对19张可变长码表的优化整合,提出一种新的码表设计方法。经验证,新码表相较使用原始码表可将硬件消耗降低30%以上。为确保整个系统设计的合理性和正确性,以RM52J为蓝本编写针对本解码器的验证器,通过对92个一致性测试码流序列解析对比,表明本设计满足AVS视频解码要求。
- 刘玮陈咏恩许苑丰
- 关键词:AVS软硬件协同
- 基于SoC平台的AVS可变长解码器设计
- 2009年
- AVS是我国自主制定的音视频编码技术标准。可变字长编解码是AVS标准中的一项重要技术,该文提出了一种基于SoC平台的AVS可变字长解码(VLD)设计。根据AVS变长码表的特点,重新设计合理的变长码表减少时钟消耗,采用c语言和汇编语言进行设计、模拟,并通过了SoC仿真平台验证。在164MHz工作频率下实现满足基准档次6.0级别的AVS高清视频码流的实时解码要求。
- 许苑丰陈泳恩刘玮王鹏
- 关键词:AVSSOC解码器变长解码
- DTMB标准实时LDPC编码器设计被引量:3
- 2010年
- 在中国数字电视广播地面传输标准(DTMB)中,使用了非规则准循环LDPC码(QC-LDPC)作为前向纠错编码的核心部分。针对该LDPC码生成矩阵的子块特点,设计了一种基于线性反馈移位寄存器结构的LDPC编码器,在45MHz的工作频率下即可实现DTMB中3种不同码率下的LDPC实时编码,整个设计在Altera公司的EP2S15器件上完成了布局布线,与同类设计方案相比较,减少了约20%的逻辑资源,适合于低复杂度DTMB标准发射机开发。
- 彭海云徐建敏王鹏刘玮
- 关键词:准循环LDPC码移位寄存器