您的位置: 专家智库 > >

程志

作品数:7 被引量:10H指数:3
供职机构:西南交通大学电气工程学院更多>>
发文基金:四川省科技支撑计划更多>>
相关领域:电气工程电子电信自动化与计算机技术理学更多>>

文献类型

  • 5篇期刊文章
  • 1篇学位论文

领域

  • 3篇电子电信
  • 3篇电气工程
  • 2篇自动化与计算...

主题

  • 2篇电路
  • 2篇有源
  • 2篇均压
  • 2篇均压法
  • 2篇基于FPGA
  • 2篇二极管
  • 2篇IGBT
  • 1篇电路开关
  • 1篇电压
  • 1篇动态均压
  • 1篇硬件
  • 1篇硬件描述语言
  • 1篇阵列
  • 1篇伺服
  • 1篇伺服控制
  • 1篇伺服控制系统
  • 1篇损耗
  • 1篇同步控制
  • 1篇能量损耗
  • 1篇碰撞

机构

  • 6篇西南交通大学

作者

  • 6篇程志
  • 5篇王豫
  • 4篇吴锐
  • 3篇李海涛
  • 3篇窦康乐
  • 1篇付磊
  • 1篇王欢
  • 1篇王亮
  • 1篇严仲明
  • 1篇董亮
  • 1篇桂志兴
  • 1篇王学伦

传媒

  • 1篇电测与仪表
  • 1篇微特电机
  • 1篇电气自动化
  • 1篇高压电器
  • 1篇计算机测量与...

年份

  • 5篇2012
  • 1篇2011
7 条 记 录,以下是 1-6
排序方式:
伺服控制系统中模糊免疫PID控制器设计被引量:3
2011年
设计一种基于FPGA平台的模糊免疫PID控制器的硬件实现方式,该控制器将模糊免疫PID算法的抗干扰性、鲁棒性与硬件实现的实时性有效的结合起来,提高了伺服控制系统的性能。首先对模糊免疫PID算法进行了介绍和数学推导,然后采用离线计算,在线查找表的方法实现模糊免疫控制。基于Verilog语言设计PID控制器,完成时序仿真测试。数据表明控制器设计过程合理,仿真结果正确,改善了传统PID控制器的性能,是小型系统智能控制一种新的有效途径。
王学伦程志付磊王豫
关键词:现场可编程门阵列免疫PID硬件描述语言
大功率IGBT模块串联动态均压的研究被引量:3
2012年
绝缘栅双极型晶体管IGBT(Insulated Gate Bipolar Transistor)的串联使用是一种较为有效的提高耐压的方法。作为电感储能型脉冲功率系统中的主断路开关,IGBT串联组合会在开关的动作瞬间在各串联模块两端出现动态不均压的现象。工程应用中,各串联IGBT栅极驱动信号的不同步是导致动态不均压的主要原因。文中分别从负载侧被动均压和栅极侧主动均压对驱动信号的同步性补偿作用进行了理论分析和实验验证,结果表明均可以达到很好的动态均压效果。在此基础上提出利用阻容二极管有源均压法实现多个IGBT模块的串联应用,仿真验证了该方法在3个IGBT串联应用中的可行性。对工程实际应用具有一定的参考意义。
窦康乐严仲明李海涛程志吴锐王豫
关键词:IGBT动态均压
基于FPGA的多级电路开关精准同步控制系统的设计
近年来,电磁推进技术得到了快速发展,它为解决人们对超高速、大质量的推进要求开辟了一条新的途径。电磁发射是将电磁能转化成动能,借助电磁力做功,把抛体(电枢)发射出去,从而完成对抛体的推进。利用电磁力加速抛体具有能量利用率高...
程志
基于大电流脉冲的超导储能磁体快速放电方法研究被引量:1
2012年
常规的超导储能磁体放电方法不能满足磁体快速放电的要求,而且放电瞬间还会在磁体两端产生高峰值的过电压脉冲,这对磁体的安全是一个隐患,因此寻找快速、安全的放电方法具有一定的现实意义。通过理论分析,笔者研究了在直接放电方法基础上加入电阻性和电容性两种转换电路的可行性。仿真结果表明:两种不同类别的转换电路与直接放电方法相比,不仅放电速率明显提高,还能有效抑制过电压。加入电阻性或电容性转换电路后,磁体中的能量转移更加迅速,输出的电流脉冲峰值更高,对同类超导储能磁体放电研究提供了重要的参考依据。
吴锐李海涛董亮王亮程志王豫
关键词:超导储能磁体快速放电过电压转换电路
基于IGBT串联技术的高压优性能开关
2012年
IGBT串联组合应用可以迅速满足硬开关应用场合中的电压等级要求,一个简易可靠的辅助电路可以有效解决串联IGBT正常运行中的电压不均衡问题。应用OrCAD/PSpice仿真软件,对比分析了单管CM600HA-24H(600A/1200V)和两个CM600HA-12H(600A/600V)的串联组合的开关表现。仿真结果表明,和单管IGBT相比较,IGBT串联组合在能量损耗、集电极过电压以及开关频率等方面有着明显的优势,从理论上证明了IGBT串联组合可以有着更好的开关表现,对实践有一定的指导意义。
窦康乐桂志兴程志吴锐李海涛王豫
关键词:IGBT能量损耗
基于FPGA的高速物体测速系统设计被引量:3
2012年
目前对高速运动物体常用的测速方法基本上都要用到传感器,由于传感器的本身动作延迟大多在微秒量级,在物体高速运动情况下所测速度的误差必然比较大,因此传统的测速方法达不到应用要求;笔者设计了一种基于FPGA的高速物体测速系统,避免使用传感器,使系统的总体误差减小到0.00828%左右;该速度测量系统设计,以QuartusⅡ为软件平台,采用模块化设计并通过数码管驱动电路动态显示最终结果;该测速系统具有精度高、外围电路少、集成度高、可靠性强等特点。
程志吴锐窦康乐王欢王豫
关键词:碰撞FPGA
共1页<1>
聚类工具0