您的位置: 专家智库 > >

郁炜嘉

作品数:5 被引量:11H指数:2
供职机构:东南大学能源与环境学院射频与光电集成电路研究所更多>>
发文基金:国家高技术研究发展计划更多>>
相关领域:电子电信电气工程自动化与计算机技术更多>>

文献类型

  • 4篇期刊文章
  • 1篇学位论文

领域

  • 3篇电子电信
  • 2篇电气工程
  • 1篇自动化与计算...

主题

  • 3篇以太
  • 3篇以太网
  • 2篇电路
  • 2篇压控
  • 2篇压控振荡器
  • 2篇振荡器
  • 2篇千兆
  • 2篇千兆以太网
  • 2篇芯片
  • 2篇CMOS工艺
  • 2篇并串转换
  • 1篇电路芯片
  • 1篇射频集成
  • 1篇射频集成电路
  • 1篇树型
  • 1篇树型结构
  • 1篇数据判决
  • 1篇锁相
  • 1篇锁相环
  • 1篇锁相环芯片

机构

  • 5篇东南大学

作者

  • 5篇郁炜嘉
  • 4篇朱恩
  • 4篇程树东
  • 4篇王志功
  • 3篇王雪艳
  • 2篇孙玲
  • 2篇沈祯
  • 2篇吴春红
  • 2篇孟凡生
  • 1篇费瑞霞
  • 1篇沈桢

传媒

  • 2篇东南大学学报...
  • 2篇电子器件

年份

  • 3篇2004
  • 2篇2003
5 条 记 录,以下是 1-5
排序方式:
基于0.18μm CMOS工艺的6 GHz环形压控振荡器设计被引量:5
2003年
基于0 18μmCMOS工艺设计的全差分环形压控振荡器电路,芯片总面积为0 65×0 79mm2,1 8V电源供电,总功耗155mW,中心频率6GHz,调谐范围1GHz。可应用于IEEE802 11aWLAN系统。
吴春红朱恩王雪艳郁炜嘉程树东王志功
关键词:射频集成电路压控振荡器CMOS工艺
基于0.18μm CMOS工艺的千兆以太网数据判决电路芯片被引量:1
2003年
介绍了用TSMC0 18umCMOS工艺设计的千兆以太网数据判决芯片的模块及单元电路的结构,给出版图,后仿真及测试结果。该芯片采用CMOS互补逻辑的D触发器结构,功耗小于25mW,最高工作速率大于3 125Gbps,可直接用于千兆以太网物理媒介配属层的时钟数据恢复电路中。
程树东朱恩郁炜嘉沈祯孟凡生孙玲王志功
关键词:千兆以太网数据判决触发器
0.18-μm CMOS千兆以太网并串转换芯片设计被引量:2
2004年
提出了一种新的树型结构 1 0∶1并串转换电路 ,可应用于千兆以太网 ,其工作速度达到 1 2 5Gbit/s.树型结构的使用可以使大部分电路工作在较低的速率上 ,从而简化了设计 ,也减小了功耗 .低速 5∶1并串转换单元采用改进的并行结构 ,利用一系列D触发器调整进入数据选择器的时钟和数据间的相位关系 ,使其相对于普通并行结构有更大的相位裕量 ,可以更可靠地工作 .芯片应用TSMC 0 1 8 μmCMOS工艺实现 ,芯片面积为 0 7mm× 0 5mm ,核心电路功耗为 3 6mW ,小于同类电路 .
郁炜嘉朱恩程树东孙玲费瑞霞沈桢孟凡生吴春红王雪艳王志功
关键词:千兆以太网并串转换CMOS
万兆以太网及SDH STM-64用CMOS并串转换芯片设计
本文给出了一个应用于万兆以太网的10-Gb/s4:1并串转换电路,考虑到芯片的通用性,该并串转换芯片也支持SDHSTM-64的应用。 树型结构的使用降低了大部分电路的工作速率,从而简化了设计,也减小了芯片功耗。...
郁炜嘉
关键词:万兆以太网同步数字序列树型结构
文献传递
基于PHEMT工艺的5GHz锁相环芯片被引量:2
2004年
给出了基于 0 2 μm砷化镓赝晶高电子迁移率器件工艺设计的高速锁相环芯片的电路结构、性能分析与测试结果 .芯片采用吉尔伯特结构的鉴相器和交叉耦合负阻差分环形压控振荡器 ,总面积为 1 1 5mm× 0 75mm .锁定时中心工作频率为 4 44GHz ,锁定范围约为 360MHz,在1 0 0kHz频偏处的单边带相位噪声约 - 1 0 7dBc/Hz,经适当修改后可应用于光纤通信系统中的时钟数据恢复电路 .
程树东郁炜嘉朱恩王雪艳沈祯王志功
关键词:锁相环鉴相器压控振荡器
共1页<1>
聚类工具0