您的位置: 专家智库 > >

吴伟贤

作品数:2 被引量:6H指数:2
供职机构:厦门大学信息科学与技术学院电子工程系更多>>
发文基金:福建省自然科学基金武器装备预研基金更多>>
相关领域:自动化与计算机技术电子电信更多>>

文献类型

  • 2篇中文期刊文章

领域

  • 2篇自动化与计算...
  • 1篇电子电信

主题

  • 2篇RISC
  • 1篇亚微米
  • 1篇语言
  • 1篇深亚微米
  • 1篇微米
  • 1篇物理设计
  • 1篇机器码
  • 1篇PSL
  • 1篇RTL
  • 1篇
  • 1篇CPU核
  • 1篇布局布线
  • 1篇超深亚微米
  • 1篇SUGAR

机构

  • 2篇厦门大学

作者

  • 2篇陈辉煌
  • 2篇许伟坚
  • 2篇吴伟贤
  • 2篇周剑扬

传媒

  • 1篇厦门大学学报...
  • 1篇微电子学与计...

年份

  • 2篇2005
2 条 记 录,以下是 1-2
排序方式:
基于硅虚拟原型的RISC CPU核物理设计被引量:3
2005年
在物理设计前期芯片物理信息供不应求的瓶颈制约着超深亚微米系统芯片设计时序、功率、信号完整性收敛及物理层次化设计方法的有效应用,硅虚拟原型在芯片物理设计流程中的应用有效地解决了这些问题。文章介绍了一个基于SVP的32位RISC CPU核的物理设计实现,并分析讨论了保持SV P与最终实现芯片时序相关性的方法。
吴伟贤周剑扬许伟坚陈辉煌
关键词:超深亚微米物理设计布局布线
基于PSL/Sugar语言的RISC模块验证被引量:3
2005年
由于RISC具有流水线结构和指令多样性的特点,传统的Co Verification方法使RISC验证工作复杂而艰巨.在用PERL语言编写产生的随机测试机器码的基础上,利用Accellera组织提出的PSL/Sugar语言,结合Cadence公司的ABV验证工具,探讨了一种新颖的RTL级RISC模块的ABV验证模式.实验证明,该方法简单、快捷、可靠,能保证验证功能覆盖率达到100%,可以节省大量验证工作量,缩短SOC的开发周期,为加快芯片从设计到产品化的过程增加了一道安全的技术保障.
许伟坚周剑扬吴伟贤陈辉煌
关键词:RISCPSL语言机器码RTL
共1页<1>
聚类工具0