您的位置: 专家智库 > >

周志雄

作品数:6 被引量:2H指数:1
供职机构:清华大学信息科学技术学院微电子学研究所更多>>
发文基金:国家自然科学基金国家教育部博士点基金更多>>
相关领域:自动化与计算机技术电子电信更多>>

文献类型

  • 5篇期刊文章
  • 1篇会议论文

领域

  • 5篇自动化与计算...
  • 1篇电子电信

主题

  • 4篇超长指令字
  • 3篇调度
  • 2篇调度算法
  • 2篇寄存器
  • 2篇寄存器堆
  • 2篇RFC
  • 2篇VLIW结构
  • 2篇LI
  • 2篇处理器
  • 2篇W
  • 2篇C-V
  • 1篇电路
  • 1篇电路设计
  • 1篇信号
  • 1篇信号处理
  • 1篇指令调度
  • 1篇数字信号
  • 1篇数字信号处理
  • 1篇重定位
  • 1篇可扩展

机构

  • 6篇清华大学

作者

  • 6篇孙义和
  • 6篇何虎
  • 6篇周志雄
  • 6篇张延军
  • 5篇杨旭

传媒

  • 2篇清华大学学报...
  • 1篇计算机学报
  • 1篇计算机工程
  • 1篇微电子学与计...
  • 1篇第十四届全国...

年份

  • 4篇2008
  • 1篇2007
  • 1篇2005
6 条 记 录,以下是 1-6
排序方式:
RFCC-VLIW:一种适用于超长指令字处理器的寄存器堆结构被引量:1
2008年
为了解决超长指令字处理器中功能单元的增加会带来寄存器堆代价的急剧增长的问题,该文提出了一种新的寄存器堆结构。该结构采用分簇的方式将传统的单一寄存器堆化分成多个本地寄存器堆,每个寄存器堆对应一个功能单元簇,每个功能单元簇可以自由访问它对应的本地寄存器堆。同时该结构采用一个全局寄存器堆将所有功能单元簇互连以方便各个功能单元簇之间互相访问数据。寄存器堆的划分减少了寄存器堆的端口数量,有效降低了处理器中寄存器堆在面积、功耗、访问延时等方面的代价。全局寄存器堆的使用减少了分簇结构带来的数据复制操作,降低了分簇结构带来的处理器性能损失。试验结果证明,在降低寄存器堆代价的同时,该结构将处理器的平均性能损失降低到13%。
张延军何虎周志雄孙义和
关键词:超长指令字
用于RFCC-VLIW结构的二维力量引导调度算法
2008年
多簇超长指令字处理器的簇间数据传输会将导致处理器性能下降。该文针对寄存器堆互连的多簇超长指令字(RFCC-VLIW)结构,提出一种新的二维力量引导调度算法,其力量表达式为以周期和簇为自变量的二维力量。实验结果表明,以RFCC-VLIW结构为目标,该二维力量引导调度算法优于现有的其他多簇超长指令字处理器的调度算法。
周志雄何虎张延军杨旭孙义和
关键词:超长指令字调度算法
用于分簇VLIW结构的二维力量引导簇调度算法
2008年
为了有效地减少分簇VLIW(very long instructionword)处理器结构中簇间数据传输带来的处理器IPC(instructions per-cycle,每周期指令数)的损失,提出了一种新的二维力量引导簇调度算法。该算法采用二维力量引导的方式,在进行簇分配的同时兼顾指令在各个周期上的调度,使指令在各个簇上的均衡分配,有效地产生更小的调度长度。时间复杂度方面,该算法仅为O(n2),优于PCC、模拟退火等循环提高算法;算法性能方面,实现结果表明,利用该算法对分簇VLIW结构进行簇调度,可获得比UAS(unifiedassignment and scheduling)算法更佳的处理器性能。
周志雄何虎张延军杨旭孙义和
关键词:超长指令字
寄存器堆互连的VLIW结构及其指令调度算法
2008年
超长指令字(Very Long Instruction Word,VLIW)处理器一般采用总线互连的多簇结构,每个簇中的功能单元共享一个本地寄存器堆,簇间采用总线传输数据,以避免功能单元增多时,全连通结构的延时、面积和功耗的快速增长;但簇间数据共享时的拷贝和延时,使得处理器在性能上有所下降.文中提出了一种寄存器堆互连的多簇VLIW结构,采用寄存器堆来连接各个簇,从而可以避免簇间数据传输的延时和额外的数据拷贝操作.同时也提出了针对这种结构的指令调度算法,以提高指令调度的性能.实验结果表明,与全连通的VLIW结构相比,寄存器堆互连结构在性能上仅有13%左右的性能下降,代码长度则基本不变;这都优于总线互连的多簇结构.
周志雄何虎杨旭张延军孙义和
关键词:超长指令字指令调度寄存器堆
一种面向ASIP设计的可扩展的数字信号处理器结构
本文阐述了一种面向ASIP设计的可扩展的数字信号处理器结构以及面向这种结构的基于ORC的可重定向编译器.针对某一类具体应用,设计人员可以通过配置这种结构很方便地得到一个新的ASIP.
张延军何虎周志雄杨旭孙义和
关键词:数字信号处理电路设计
文献传递
ASIP处理器的可重定位编译器的设计被引量:1
2007年
可重定位的编译器对特定应用的指令集处理器ASIP(ApplicationSpecificInstructionProcessor)的设计至关重要。文章利用开源的ORC(OpenResearchCompiler)编译器框架,以提出的一种ASIP处理器的结构模型为目标,进行了其可重定位的编译器的设计。并在指令调度和寄存器分配阶段针对这种ASIP处理器的结构做了优化。实验结果表明,编译器具有很好的可重定位性,指令调度和寄存器分配的优化也获得了较好的效果。
周志雄何虎杨旭张延军孙义和
关键词:编译器ASIP
共1页<1>
聚类工具0