您的位置: 专家智库 > >

段小虎

作品数:22 被引量:72H指数:5
供职机构:西安航空计算技术研究所更多>>
发文基金:中国航空科学基金中国人民解放军总装备部预研基金陕西省自然科学基金更多>>
相关领域:自动化与计算机技术电子电信理学航空宇航科学技术更多>>

文献类型

  • 21篇中文期刊文章

领域

  • 11篇自动化与计算...
  • 9篇电子电信
  • 1篇航空宇航科学...
  • 1篇文化科学
  • 1篇理学

主题

  • 10篇FPGA
  • 3篇逻辑器件
  • 3篇接口
  • 3篇可编程逻辑
  • 3篇基于FPGA
  • 3篇串行
  • 2篇容错
  • 2篇容错计算
  • 2篇容错计算机
  • 2篇嵌入式
  • 2篇总线
  • 2篇可编程逻辑器...
  • 2篇控制器
  • 2篇控制器设计
  • 2篇计算机
  • 2篇编程
  • 2篇VHDL
  • 2篇处理器
  • 2篇ARM
  • 1篇电类课程

机构

  • 11篇中航工业西安...
  • 6篇西安航空计算...
  • 3篇空军工程大学
  • 2篇西安交通大学
  • 1篇中国航空工业...

作者

  • 21篇段小虎
  • 3篇邓豹
  • 3篇马小博
  • 2篇沈华
  • 2篇郭京
  • 1篇张明亮
  • 1篇解文涛
  • 1篇陈长兴
  • 1篇边庆
  • 1篇杨晓阔
  • 1篇石海洋
  • 1篇蔡理
  • 1篇王炳文
  • 1篇王国红
  • 1篇李宏博
  • 1篇王卓
  • 1篇韩强
  • 1篇武华
  • 1篇程俊强
  • 1篇夏德天

传媒

  • 4篇航空计算技术
  • 4篇信息通信
  • 3篇微型机与应用
  • 2篇现代电子技术
  • 1篇电子学报
  • 1篇工业控制计算...
  • 1篇计算机应用
  • 1篇电脑知识与技...
  • 1篇空军工程大学...
  • 1篇信息技术与信...
  • 1篇工业和信息化...
  • 1篇长江信息通信

年份

  • 1篇2023
  • 1篇2022
  • 1篇2020
  • 1篇2019
  • 2篇2018
  • 6篇2017
  • 1篇2016
  • 2篇2015
  • 3篇2014
  • 2篇2013
  • 1篇2005
22 条 记 录,以下是 1-10
排序方式:
基于FPGA的矩阵式按键扫描的设计被引量:3
2014年
该文介绍了一种基于FPGA的矩阵式按键扫描方案,实现了矩阵式键盘在FPGA时序逻辑的控制下自动完成按键的扫描、处理、编码等功能,按键结果的采集通过中断方式来获取,是一种电路设计简单,响应稳定、快速的方法。
石海洋段小虎武华
关键词:FPGA矩阵式
基于双缓冲和FPGA的RS422接口电路设计被引量:4
2017年
RS422异步串行通信技术广泛应用于机载计算机实时控制系统,提高了飞机的可维护性和可扩展性。设计了一种双缓冲模式RS422接口电路,采用通用的异步串行通信控制器。阐述了机载计算机RS422的通信协议,详细介绍了双缓冲策略。应用结果表明,该系统数据缓存能力强,提高了数据传输速度,使用简单。
边庆吴琳段小虎
关键词:双缓冲FPGARS422串行通信
一种多通道数据采集系统的设计与实现被引量:9
2018年
针对一种基于ARM和FPGA的多通道数据采集系统,详细介绍了系统设计方案、功能电路及逻辑设计方法。系统以FPGA为控制核心,控制AD7892模数转换器和电子开关,完成16通道模拟量的循环采集。ARM处理器作为CPU,完成对FPGA的控制,并与上位机通信,实时监控各路信号。测试结果表明,系统实现了对多路模拟信号的高精度采集和处理,满足设计需求。
代明清段小虎邓豹周啸
关键词:数据采集ARMFPGA模数转换
通用嵌入式串行时间码采集系统设计
2014年
时间信息的采集和处理在现代的各种电子计算系统中都有着关键的作用。针对美国靶场仪器组(IRIG)串行时间码规范较多,格式多变的特性造成的其他时码采集系统硬件兼容性较差的问题,设计了一种兼容各种格式IRIG串行时间码的通用型采集和解析系统。该采集系统使用硬件和软件分层解析的方法实现了对各种IRIG码的通用化处理,并采用内部计数器、定时器等手段提高了系统的硬件计时精度、实时性和容错特性。应用结果表明,相对其他IRIG码采集电路,该系统在通用性和可扩展性上都有了很大提升,并且将计时时间精度从秒级和毫秒级提高到了纳秒级。该系统适用于各种有时间信息采集和实时处理需求的嵌入式应用场合。
段小虎崔爽
关键词:嵌入式计算现场可编程门阵列
高集成度飞控计算机接口模块的设计与实现
2018年
传统的飞控计算机接口模块一般采用DSP作为模块的主控制器进行接口数据管理。通过分析接口数据管理的工作流程,文章提出一种基于FPGA的高集成度接口模块设计方法。采用FPGA代替DSP作为主控制器、采用硬件逻辑代替接口软件进行数据管理。此方法不仅省去使用DSP时必需的外围电路从而缩减了模块重量和体积并提高了可靠性,同时硬件逻辑的稳固性和并行执行特性也极大提高了接口数据管理的可靠性和效率,实现了具有更高性能和可靠性的高集成度接口模块设计。
刘铎马小博程俊强段小虎
关键词:FPGA高集成度ARINC659
基于可编程逻辑的I^2C总线控制器设计及应用被引量:6
2017年
针对一些应用在无I^2C专用控制芯片的情况下使用I^2C设备的需求,研究了I^2C总线规范和访问模式要求,结合I^2C主从通信的特点,设计出一种基于可编程逻辑的I^2C总线主控制器,通过FPGA状态机的组合扩展出I^2C总线,只需简单的软件操作,便可实现了对I^2C从设备的访问互连。通过对I^2C接口温度传感器芯片ADT7410内部各寄存器的访问试验,验证了设计的正确性。
王炳文段小虎张婷婷
关键词:I2CFPGA
矩阵键盘驱动电路的高阻设计被引量:1
2017年
矩阵键盘是人机交互的重要设备。实际应用场景中,用户通过键盘按键产生激励信号,经过驱动电路送到扫描电路,最终传给处理器电路,从而完成人机交互。在这个过程中,驱动电路负责传递信号,驱动电路的设计决定着整个系统能否正常工作。在驱动电路中引入高阻设计后,可以避免多个按键同时按下时矩阵键盘内部电路发生短路的情况,能让整个驱动电路更加可靠。
郭京沈华段小虎
关键词:矩阵键盘驱动电路
一种故障自恢复容错计算机设计与实现被引量:2
2020年
围绕安全关键系统对容错计算机长时工作的可用性和可靠性提升需求,以航空飞行器高可靠计算机为应用背景,提出了一种基于FPGA可重构自恢复的容错计算机设计方案,采用硬件故障自恢复提高机载计算机可靠性,设计了动态可重构自恢复方法,建立分级余度管理算法减缓故障降级。采用故障预测与推理技术提高机载计算机的可维护性,设计了故障预警电路、预测推理模型和辅助决策系统。通过搭建自恢复容错计算机的原型平台和测试环境对自恢复性能进行测试验证,建立可靠性模型进行计算分析,证明在不增加系统余度配置的情况下,提高了系统的可靠性和可用性。
马小博段小虎刘帅夏德天
关键词:自恢复故障预测可用性容错
基于FPGA和VHDL的嵌入式存储器控制器设计被引量:6
2017年
主要研究一种新型嵌入式对存储器的控制方法,不同于以往采用专用控制器来进行控制,而是基于可编程逻辑器件(FPGA)的手段来实现对存储器的控制。可以解决传统方法低灵活性、不可擦写的瓶颈问题。采用VHDL语言实现控制逻辑,由FPGA向存储器发送读写信号,实现对存储器的读写操作。同时,在Xilinx开发环境进行综合,编写测试码进行仿真,通过仿真结果表明方法实现存储器正常工作所需要的读写时序,证明其正确性。
安书董李明段小虎解文涛路辉
关键词:嵌入式存储器可编程逻辑器件VHDL语言
一种基于FPGA的高可用容错计算机的研究被引量:1
2016年
针对传统容错嵌入式计算机故障检测方式较少,故障检测实时性不高,并且多余度结构中单个计算节点自身的可靠性较低的问题,给出了一种基于FPGA的高可用容错计算机设计思路。该计算机采用Lock Step技术作为处理器和存储器的故障检测方式,并应用TMR技术和局部重加载技术来提高接口电路FPGA设计的可靠性,具有丰富的故障监测方式,在多层级上增加了故障检测的覆盖率和实时性,显著提高了多余度结构中单个计算节点自身的可靠性,而且具备智能故障管理和故障自恢复能力。
王锐段小虎
关键词:容错LOCKTMR技术
共3页<123>
聚类工具0