郑国鹏
- 作品数:3 被引量:2H指数:1
- 供职机构:上海大学更多>>
- 发文基金:上海市教育发展基金更多>>
- 相关领域:电子电信自动化与计算机技术更多>>
- 基于寄存器传输级的低功耗技术研究
- 随着深亚微米技术的发展,集成电路的制造工艺水平不断提高,芯片的密度和工作频率也得到相应提高,这导致集成电路的功耗急剧增加,功耗问题日益成为超大规模集成电路(VeryLargeScaleIntegrated,VLSI)设计...
- 郑国鹏
- 关键词:寄存器传输级有限状态机门控时钟低功耗技术
- 文献传递
- 基于门控时钟的寄存器传输级功耗优化被引量:2
- 2006年
- 随着深亚微米技术的发展,功耗已经成为现代超大规模集成电路设计中的一个主要设计约束.本文在设计多点控制协议MPCP模块中,采用插入门控时钟这一技术以降低芯片功耗.针对插入门控寄存器造成测试很难控制这个问题,采取在锁存器的前后加入控制点的方法,解决了由于插入门控时钟而对可测性造成的影响.最后,使用SMIC的0.25um CMOS工艺,并用Synopsys的power complier进行功耗优化,达到了很好的效果.
- 郑国鹏陈光化
- 关键词:门控时钟低功耗寄存器传输级
- 基于门控时钟的寄存器传输级功耗优化
- 2006年
- 随着深亚微米技术的发展,功耗已经成为现代超大规模集成电路设计中的一个主要设计约束。采用插入门控时钟这一技术对芯片的功耗进行优化,针对插入门控时钟造成的可测性、时序等方面的问题进行详细分析,得到相应的解决办法。最后,使用SMIC的0.25μmCMOS工艺库,并用Synopsys的powercomplier进行功耗优化,可以达到很好的效果。
- 郑国鹏陈光化
- 关键词:功耗优化门控时钟寄存器传输级深亚微米技术集成电路设计可测性