您的位置: 专家智库 > >

张洋

作品数:9 被引量:15H指数:2
供职机构:中国计量学院更多>>
发文基金:国家自然科学基金国家质检总局科技计划项目浙江省科技计划项目更多>>
相关领域:电子电信自动化与计算机技术一般工业技术电气工程更多>>

文献类型

  • 9篇中文期刊文章

领域

  • 6篇电子电信
  • 2篇自动化与计算...
  • 1篇电气工程
  • 1篇一般工业技术

主题

  • 5篇可编程逻辑
  • 4篇译码
  • 4篇译码器
  • 4篇阵列
  • 4篇现场可编程
  • 4篇现场可编程逻...
  • 4篇可编程逻辑门...
  • 3篇基于FPGA
  • 3篇WIMAX
  • 3篇LDPC码
  • 2篇LDPC码译...
  • 1篇低密度奇偶校...
  • 1篇低密度奇偶校...
  • 1篇电信
  • 1篇电信系统
  • 1篇虚拟实验
  • 1篇译码器设计
  • 1篇游戏
  • 1篇游戏规则
  • 1篇设计方法

机构

  • 9篇中国计量学院
  • 1篇北京信息科技...

作者

  • 9篇张洋
  • 8篇王秀敏
  • 4篇杨世华
  • 3篇陈豪威
  • 3篇付娟
  • 1篇蒋顺清
  • 1篇高媛
  • 1篇刘云仙
  • 1篇汪毓铎
  • 1篇王尧
  • 1篇李祥波
  • 1篇陶晟
  • 1篇叶强

传媒

  • 3篇通信技术
  • 1篇电子技术应用
  • 1篇浙江大学学报...
  • 1篇大连理工大学...
  • 1篇辽宁工程技术...
  • 1篇浙江大学学报...
  • 1篇科技风

年份

  • 1篇2013
  • 2篇2012
  • 2篇2011
  • 1篇2010
  • 1篇2009
  • 2篇2008
9 条 记 录,以下是 1-9
排序方式:
通信系统中FIR数字滤波器的设计研究被引量:8
2009年
文中基于FPGA技术设计了一个16阶FIR数字低通滤波器。采用分布式算法作为滤波器的硬件实现算法。通过将FIR滤波器的乘加运算转化为查找表,极大提高了FIR滤波器的速度。在程序设计中采用了层次化、模块化的设计思想,将整个滤波器划分为多个功能模块。仿真结果表明:文中设计的滤波器硬件规模较小。同时只要将查找表进行相应的改动,就能分别实现低通、高通、带通FIR滤波器,体现了设计的灵活性。
王秀敏汪毓铎张洋杨世华
关键词:FIR数字滤波器分布式算法可编程逻辑器件查找表
基于FPGA的卷积码译码器设计被引量:1
2010年
针对目前卷积码译码器占用资源较多,最高工作频率较低的缺点,设计了基于FPGA的(2,1,8)卷积码译码器。该译码器采用硬判决维特比译码算法。为有效提高译码器的工作频率,采用寄存器存储路径度量和幸存路径。通过分析译码启动过程中状态转移图上各个状态与其前一状态的关系,找到了硬件实现该过程的一种简单方法。通过分析译码过程中各个状态路径度量值之间的差值的变化规律,找到了采用硬判决维特比译码算法时,存储各个状态路径度量值的寄存器的最小位宽。在Quartus2集成开发平台上用Verilog HDL语言编写了译码器的源代码,并进行了编译、综合、仿真。结果表明所设计的卷积码译码器工作频率高,且输出时延小,占用资源较少。具有一定的实用价值。
张洋王秀敏陈豪威杨世华李祥波
关键词:现场可编程逻辑门阵列卷积码维特比VERILOGHDL
DYL基本门的瞬态特性及应用
2008年
针对二值逻辑电路连线多,且每根线携带的信息量少的弊端,研究了多元逻辑电路(DYL)基本门的内部结构和瞬态等效电路图。通过将瞬态等效电路打包并在Multisim软件平台上构建了DYL基本门器件及其等效电路,对DYL线性"与或"门的瞬态特性进行了分析与内部参数估算,同时给出了仿真分析。利用多值逻辑设计原理分析了器件逻辑真值表,采用数字系统分层次的设计方法,设计了DYL二值-四值开关电路。实验结果表明:DYL线性"与或"门固有延迟时间很小,更适合于高速电路的设计。逻辑门电路所实现的多值逻辑功能,大大减少了电路连线,节省了芯片面积。
王秀敏叶强张洋杨世华陶晟
关键词:瞬态特性MULTISIM
WIMAX LDPC码译码器的FPGA实现被引量:2
2011年
设计了基于TDMP-NMS算法的码率码长可配置LDPC码译码器,支持WIMAX标准LDPC码的译码。通过插入最短的额外时钟周期,使得更新后的节点信息得到了及时利用。采用一种工作于增量模式的基于填充算法的桶形移位寄存器结构,实现了对该标准中576、768、1152、2304 4种码长LDPC码译码的支持。结果表明所设计的译码器完全能满足WIMAX标准对数据吞吐率的要求。
王秀敏张洋陈豪威付娟
关键词:WIMAXFPGA
电信系统中ASN.1和TD.57的词法和算法研究
2008年
在电讯业务中,基于ASN.1的数据交换标准TAP3给出了灵活的描述抽象类型和值的记号,可以轻易扩展使之适应新的业务需要。文中针对InTAP和OutTAP使用了依照ASN.1制定TAP3研发的多个计费系统,对TAP3的词法作了详细分析,并给出了高效的将其转换为编码和解码程序使用的数据结构的算法,并提供了直接的,高效的,易于维护的原理和方法。
王秀敏刘云仙张洋杨世华
关键词:ASN.1数据结构
基于FPGA的WIMAX LDPC码译码器设计与实现
2012年
提出了基于TDMP-NMS算法的部分并行LDPC码译码器结构,其具有TDMP算法译码收敛快和NMS算法保持较好误码率性能下实现简单的优点.该译码器支持WIMAX标准中所有码长和码率LDPC码的译码.设计了一种基于桶形移位寄存器的重组网络单元,实现了对该标准中19种码长LDPC码译码的支持.采用一种适合于TDMP算法及其各种简化算法的动态迭代停止准则,使译码器能根据译码情况自适应地调整迭代次数.结果显示所提方案在提高译码器吞吐率的同时有效减少了译码器的硬件资源消耗.
王秀敏张洋付娟王尧
关键词:WIMAX现场可编程逻辑门阵列
游戏式机构装配虚拟实验的设计方法
2013年
本文在分析机构装配实验内容的基础上,从游戏式虚拟实验设计角度系统描述了实验场景布局、游戏规则和交互设计,构件图片素材的制作以及软件集成设计方法。实际系统开发和教学应用证明了设计方法的有效性。
张洋高媛蒋顺清
关键词:虚拟实验游戏规则交互设计
基于FPGA的低密度奇偶校验码编码器设计被引量:4
2011年
为提高准循环低密度奇偶校验码(LDPC)编码过程中矩阵与向量乘法运算的运算速度,提高编码器的吞吐率,提出采用对数循环移位器实现这一运算的方案.设计了WIMAX标准中码率为1/2,码长为2 304的LDPC码的编码器.利用该码的校验基矩阵经过重组后可得到一个相邻的奇数行与偶数行非负元素所在的列号互不相同的矩阵的特点,在编码器的设计中充分利用了资源共享,采用6个对数循环移位器完成该码编码过程中的12组矩阵与向量乘法的并行运算.时序仿真和实际硬件测试的结果表明:与其他方法相比,该方案有效地降低了系统资源消耗,提高了吞吐率.
张洋王秀敏陈豪威
关键词:低密度奇偶校验码编码器现场可编程逻辑门阵列资源共享
基于FPGA的WIMAX LDPC码编译码器的设计
2012年
提出了一种适合于WIMAX标准的所有码长和码率LDPC码的编码器结构,充分利用了校验矩阵的特点降低硬件实现复杂度.设计了一种基于TDMP-NMS算法的码长码率均可配置的支持连续译码的LDPC码译码器,支持该标准中所有码长和码率LDPC码的译码,通过仿真得出了在保证译码器误码率性能前提下的最优量化比特位宽和各码率的最优归一化因子.采用一种新的适合于TDMP算法的动态迭代停止准则,结果表明,所采用的方案有效降低了译码器的资源消耗,提高了吞吐率.
王秀敏沈建明张洋付娟
关键词:WIMAX现场可编程逻辑门阵列
共1页<1>
聚类工具0