您的位置: 专家智库 > >

罗常青

作品数:7 被引量:19H指数:3
供职机构:北京理工大学信息科学技术学院更多>>
发文基金:北京市自然科学基金更多>>
相关领域:电子电信自动化与计算机技术航空宇航科学技术更多>>

文献类型

  • 7篇中文期刊文章

领域

  • 7篇电子电信
  • 2篇自动化与计算...
  • 1篇航空宇航科学...

主题

  • 4篇FPGA实现
  • 3篇TURBO码
  • 2篇信道
  • 2篇译码
  • 2篇通信
  • 2篇滤波器
  • 2篇FPGA
  • 1篇电通信
  • 1篇调制
  • 1篇信道编码
  • 1篇虚警
  • 1篇译码器
  • 1篇噪声
  • 1篇噪声干扰
  • 1篇数字匹配滤波
  • 1篇数字匹配滤波...
  • 1篇衰落信道
  • 1篇跳频
  • 1篇跳频系统
  • 1篇突发通信

机构

  • 7篇北京理工大学

作者

  • 7篇罗常青
  • 6篇安建平
  • 5篇沈业兵
  • 2篇王爱华
  • 2篇程波
  • 1篇卜祥元

传媒

  • 2篇电子技术应用
  • 2篇北京理工大学...
  • 1篇兵工学报
  • 1篇军民两用技术...
  • 1篇电光与控制

年份

  • 3篇2007
  • 3篇2006
  • 1篇2005
7 条 记 录,以下是 1-7
排序方式:
采用(2,1,7)卷积码+QPSK的中频调制解调系统的FPGA实现
2005年
提出了一个采用(2,1,7)卷积码+QPSK的中频调制解调方案,并在Xilinx公司的100万门FPGA芯片上实现了该系统。该系统在信噪比SNR为6dB左右时可实现速率超过1Mbit/s、误码率小于10-5的数据传输。
罗常青安建平沈业兵
关键词:卷积编码VITERBI译码QPSK解调系统中频调制卷积码
跳频系统中Turbo码译码器的FPGA实现被引量:3
2007年
给出了跳频系统中Turbo码译码器的FPGA(field programmable gate array)实现方案.译码器采用了Max-Log-Map译码算法和模块化的设计方法,可以对不同帧长的Turbo码进行译码.在Xilinx公司的FPGA芯片xc3s2000-4fg676上实现了帧长可变的Turbo译码器.在帧长为1 024 bit、迭代5次条件下,该译码器时延为0.812 ms,数据吞吐量为1.261 Mbit/s.分别在高斯白噪声和部分频带噪声干扰两种信道环境中测试该Turbo码译码器的误码率性能,在部分频带噪声干扰中使用了AGC(自动增益控制),结果表明,AGC有效提高了译码器在部分频带噪声干扰下的性能.
罗常青安建平沈业兵
关键词:跳频系统TURBO译码器部分频带噪声干扰
用RS编码实现JPEG2000图像的稳健传输被引量:4
2006年
针对在较高误码率条件下JPEG2000图像传输质量急剧下降的缺陷,引入RS编码进行差错控制.提出一种不等级别差错控制(UEC)方案,以实现对JPEG2000图像编码码流中不同质量层的不等级别差错保护.分析了某特定无线移动环境的统计特性,建立了衰落信道模型,仿真了UEC方案在此衰落信道下的性能.仿真结果表明,在迭加10-3误码率高斯白噪声的衰落信道中,可以重构出清晰图像.给出了不等级别差错控制的无线图像传输系统基带数字信号处理模块的硬件设计.
罗常青安建平卜祥元
关键词:JPEG2000衰落信道
CDMA2000系统中Turbo码的FPGA实现被引量:1
2006年
介绍了CDMA2000规范中Turbo码的结构和编解码方法,并提出了一种相应的编译码FPGA实现方案,仿真表明,该方案在性能损失很小的情况下降低了译码的复杂度和延时,达到了较好的性能,具有较高的实用价值。
程波安建平罗常青
关键词:CDMA2000信道编码TURBO码FPGA
一种低输入信噪比和低恒虚警约束下的PN码快捕算法被引量:5
2007年
针对短帧突发模式下直接序列扩频(DSSS)通信系统要求在有限时间内以很低虚警和漏警概率捕获PN码相位这一难题,提出了一种基于数字匹配滤波器(DMF)的多码元非相干累加单次驻留检测的PN码快速捕获算法。它在传统单次驻留算法的基础上,用多码元累加来提高码相位判决量的信噪比,从而大大降低了低输入信噪比和低恒虚警约束下的平均捕获时间。分析了该算法在QPSK-DSSS系统下的捕获性能,仿真结果证明了该算法可以在低信噪比和低恒虚警条件下实现PN码的快速捕获。
安建平沈业兵王爱华罗常青
关键词:码同步码捕获数字匹配滤波器
基带内插脉冲成形滤波器的FPGA实现被引量:6
2007年
基带内插脉冲成形(BBIPS)滤波器是全数字调制器的核心模块之一。成形滤波运算是调制器中运算量最大的组成部分,因此它的高效实现对降低调制器的运算量有着积极的意义。标准的滤波运算需要大量的乘加操作,然而简单的查表操作就可以实现调制器的基带成形滤波功能。首先介绍BBIPS滤波的理论基础,然后给出用FPGA实现BBIPS滤波器的查找表方法,并详细介绍基于查找表的设计结构。采用该技术实现的全数字BBIPS滤波器不仅性能优越,而且具有很强的灵活性,可以针对不同码元速率、内插倍数、基带成形波形等参数在系统中方便地修改。符合数字通信软件化的趋势,在软件无线电中有广阔的应用前景。
罗常青沈业兵王爱华
关键词:内插滤波器成形滤波器查找表无线电通信
突发通信中Turbo码的FPGA实现被引量:1
2006年
给出了低复杂度和低延迟的Turbo码编译码的FPGA实现方案,方案中分量码译码算法采用Max-Log-Map算法。基于提出的设计方案,在Xilinx的FPGA芯片上实现了帧长在64~1024之间可变的短帧长Turbo编译码模块。仿真和测试结果表明,该模块的误码率性能优良、译码延时较小、数据吞吐量大,可用于低信噪比条件下突发数据通信中的差错控制。
沈业兵罗常青安建平程波
关键词:TURBO码FPGAMAX-LOG-MAP算法突发通信
共1页<1>
聚类工具0