您的位置: 专家智库 > >

陈淑玉

作品数:4 被引量:0H指数:0
供职机构:复旦大学信息科学与工程学院专用集成电路与系统国家重点实验室更多>>
发文基金:国家自然科学基金更多>>
相关领域:电子电信自动化与计算机技术更多>>

文献类型

  • 3篇期刊文章
  • 1篇学位论文

领域

  • 3篇电子电信
  • 2篇自动化与计算...

主题

  • 2篇低功耗
  • 2篇预充电
  • 2篇功耗
  • 2篇SRAM
  • 2篇充电
  • 2篇存储器
  • 1篇代码
  • 1篇代码自动生成
  • 1篇电压
  • 1篇电压控制
  • 1篇定制
  • 1篇读操作
  • 1篇英文
  • 1篇随机存储器
  • 1篇全定制
  • 1篇自动生成
  • 1篇自动生成方法
  • 1篇流水线
  • 1篇静态随机存储...
  • 1篇抗差

机构

  • 4篇复旦大学

作者

  • 4篇陈淑玉
  • 3篇曾晓洋
  • 1篇韩军
  • 1篇闫伟伟
  • 1篇李亮
  • 1篇陈赟
  • 1篇赵佳
  • 1篇武建强

传媒

  • 2篇复旦学报(自...
  • 1篇小型微型计算...

年份

  • 4篇2009
4 条 记 录,以下是 1-4
排序方式:
一种参数可配置的SRRC滤波器的结构设计及其代码的自动生成方法
2009年
提出了平方根升余弦(SRRC)滤波器的一种直接型对称折叠和流水线加法树的规整结构.鉴于这种结构的规则特性,提出了一种对滤波器的阶数、滤波器系数精度以及输入输出数据宽度进行配置的代码自动生成方法,采用该方法可以方便快捷地实现可应用于不同系统中的相同结构、不同阶数、精度的SRRC滤波器.采用该结构,一个257阶的SRRC滤波器,只消耗86 315门,即可达到168.9 MHz的工作频率,具有很好的速率面积比.
陈淑玉曾晓洋陈赟武建强
关键词:代码自动生成流水线
低功耗高速片上缓冲存储器(Cache)设计
本文的主要工作是设计应用于32位嵌入式微处理器的低功耗高速数据和指令片上缓冲存储器(Cache)。本文分析了集成电路的飞速发展对低功耗处理器的要求和片上高速缓存器在SOC系统中的重要作用及其占的大额功耗比例的现状,提出低...
陈淑玉
关键词:低功耗SRAM电压控制
文献传递
一种应用于低功耗SRAM的新型预充电策略(英文)
2009年
针对传统预充电技术在SRAM每次读操作前都要进行预充电的方式,提出了一种新型的SRAM间歇式预充电技术,即只在位线电压较低时才充电的策略.该技术在面积不变的前提下降低了SRAM的读功耗,并且成功应用于8 KB 4路组相连cache中.为了精确验证该技术,将cache中的tag部分21×128 bit SRAM阵列及外围电路,分别采用传统预充电技术和该预充电技术进行单独仿真.Hspice的仿真结果表明,在SMIC0.18μm工艺下,工作频率为250 MHz,电源电压为1.8 V时,该技术在连续读操作过程中可以在保证读出结果正确的前提下,比传统方式节省大约24.4%的读功耗.
陈淑玉闫伟伟曾晓洋
关键词:静态随机存储器低功耗读操作
抗差分功耗分析攻击的AES SubByte模块全定制VLSI设计
2009年
基于灵敏放大器逻辑,采用全定制的方法,设计实现一种AES密码算法的SubByte模块.本文的设计能够实现电路的功耗与运算数据及操作顺序的无关性,从而能够有效地防止差分功耗分析攻击.本设计采用SMIC0.18um CMOS工艺,电路工作频率达到83.3MHz,其版图面积约为0.85mm2.因此,本设计可以广泛应用于高度安全性的对称加密运算设备.
李亮韩军曾晓洋赵佳陈淑玉
关键词:全定制差分功耗分析
共1页<1>
聚类工具0