您的位置: 专家智库 > >

高昌垒

作品数:3 被引量:4H指数:1
供职机构:国防科学技术大学计算机学院更多>>
发文基金:国家自然科学基金国家高技术研究发展计划更多>>
相关领域:自动化与计算机技术更多>>

文献类型

  • 2篇期刊文章
  • 1篇学位论文

领域

  • 3篇自动化与计算...

主题

  • 3篇软错误
  • 2篇开销
  • 1篇电路
  • 1篇移位器
  • 1篇贪婪算法
  • 1篇启发式算法
  • 1篇免疫
  • 1篇可靠性
  • 1篇寄存器
  • 1篇加法器

机构

  • 3篇国防科学技术...

作者

  • 3篇高昌垒
  • 2篇李少青
  • 2篇张民选
  • 2篇孙岩

传媒

  • 1篇计算机研究与...
  • 1篇国防科技大学...

年份

  • 1篇2011
  • 1篇2010
  • 1篇2009
3 条 记 录,以下是 1-3
排序方式:
低开销的软错误免疫寄存器设计
2009年
随着工艺尺寸的逐渐缩小,集成电路中由放射性粒子引起的软错误不断增加,在设计时必须考虑由软错误引起的可靠性问题。使用软错误免疫寄存器对电路敏感部分选择性加固是降低逻辑电路软错误率简单有效的方法。总结了常用的软错误免疫寄存器结构,并使用可靠性分析方法对8种寄存器进行量化研究和比较,得出双模时空冗余寄存器具有更高的可靠度;针对现有可靠寄存器开销较大的缺点,设计了一种基于时钟延时的动态主级时空双模冗余寄存器——DMTS-DR,不仅能很好地免疫自身的SEU,还能对前级组合逻辑的SET进行有效屏蔽。与其它可靠寄存器相比,DMTS-DR的面积和延时开销都有大幅降低,在可靠性、面积和速度间实现了较好的折中。
孙岩高昌垒李少青张民选
关键词:寄存器软错误
65nm工艺下高速运算单元及容软错功能设计
微处理器是电子系统的核心部件之一,而运算单元决定了微处理器的性能,因此研究高速运算单元对提高微处理器性能具有重要意义。本文设计了64位高速加法器和高速移位器。此外,在某些特殊应用场合,比如航天领域,对微处理器的可靠性要求...
高昌垒
关键词:加法器移位器软错误
文献传递
基于敏感寄存器替换的电路软错误率与开销最优化被引量:4
2011年
随着集成电路的发展,逻辑电路对放射性粒子引起的软错误越来越敏感.现有的电路加固技术通常会带来较大的面积开销.综合考虑电路的软错误率和面积开销,提出一种新的电路加固评估指标FAP,并提出基于贪婪算法的寄存器替换技术,通过将电路的部分敏感寄存器替换为冗余寄存器来免疫电路中的软错误.针对贪婪算法有时不能达到可靠性和开销整体最优的局限,进一步提出可靠性-开销最优的启发式替换算法.实验结果表明,基于贪婪算法的寄存器替换技术只需50%的面积开销就可降低90%的电路软错误率;而可靠性-开销最优的启发式替换算法只需45%左右的面积开销,电路软错误率就降低达90%以上.与其他已有技术相比,电路软错误免疫技术在可靠性和面积开销间达到了更好的折中.
孙岩张民选李少青高昌垒
关键词:软错误开销可靠性贪婪算法启发式算法
共1页<1>
聚类工具0