- 数字时钟占空比校准电路
- 数字时钟占空比校准电路主要应用于高速数据通信系统及数字信号处理系统中(例如高速数据存储器、流水线型处理器等)对系统时钟的占空比进行校正,该电路中输入缓冲级(10)的输入端接待校准的原始输入时钟信号(CKI);输入缓冲级(...
- 龙善丽顾俊辉吴建辉余俊张其张萌李红
- 文献传递
- 一种改进的内置和式基准电流源的设计被引量:3
- 2006年
- 设计了一种自偏置、共源共栅(cascode)结构的CMOS和式带隙基准电流源电路。用Chart 0.35μm5V电压CMOS工艺参数进行了Hspice仿真,结果表明,在一40-85℃温度范围内温度系数为15.2×10^-6/℃,电源电压抑制比为-51.8dB.
- 张耀忠吴建辉丁家平龙善丽
- 关键词:基准电流源温度特性电源电压抑制比自偏置
- 一种10bit 200MS/s电流型DAC设计
- 2009年
- 基于SMIC 0.18μm CMOS工艺,采用了具有电荷抽放技术的电流源结构,以及新型锁存电路产生同步控制信号,设计了一个10位精度的数模转换器(DAC),电源电压为1.8 V,在50负载条件下,DAC满量程输出电流为4 mA。当采样频率为200 MHz,输入频率为5 MHz的情况下,满量程功耗为15 mW。微分非线性误差(DNL)为0.25 LSB,积分非线性误差(INL)为0.15 LSB,无杂散动态范围达到79.7 dB。
- 周榕榕吴建辉陆生礼龙善丽朱贾峰
- 关键词:数模转换器电流开关无杂散动态范围
- 一种高精度栅源跟随采样开关
- 一种高精度栅源跟随采样开关电路涉及利用栅源跟随技术的采样开关,特别是用于采样保持电路的一种高精度栅源跟随采样开关设计方法及其开关电路:通过增加驱动电路,避免了SHA的运放直接驱动栅压导通开关电路中的电容,从而通过提高存储...
- 龙善丽吴建辉汤黎明袁渊朱贾峰曲子华张萌李红茆邦琴
- 文献传递
- 一种改进的栅源跟随采样开关设计方法及其开关电路
- 一种改进的栅源跟随采样开关设计方法,通过减少常规栅源跟随开关中栅压导通开关在采样相时充电环路上的MOS管,降低了环路上的寄生电容,从而减少了分配到寄生电容上的电荷,提高了采样开关管的栅源提升电压,减小MOS开关的导通电阻...
- 吴建辉潘开阳王沛龙善丽杜振场李红张萌茆邦琴
- 文献传递
- ∑△DAC中插值滤波器的设计被引量:3
- 2006年
- 本文设计了一种用于分辨率为20bit,采样率为48kHz,信噪比为102dB的∑△DAC(数模转换器)中的数字插值滤波器。利用多项插值器原理,采用128×插值,并利用SRAM和PLA设计了8倍插值,大大减少了所需硬件及芯片面积。仿真结果表明能够满足性能要求。
- 龙善丽茆邦琴吴建辉张耀忠丁家平
- 关键词:FIR插值滤波器MAC
- 高速占空比校准电路
- 高速占空比校准电路适用于各种高速通信传输中时钟占空比校正的应用场合,如双数据率、SRAM和流水线型处理器等,该电路中输入缓冲级(10)的输入端接输入信号(CKI);输入缓冲级的输出同时接倒相器(20)、2-1MUX(30...
- 吴建辉杜振场龙善丽潘开阳吴春标翁强
- 文献传递
- 一种用于多位Δ-Σ数据转换器的动态器件匹配技术电路
- 2006年
- 分析了两种应用于多位Δ-Σ数据转换器的匹配技术及它们存在的问题,在此基础上分析和设计了一种动态匹配的结构和具体电路。该结构和电路克服前面两种匹配技术存在的问题,使每一个单元DAC用到次数一样,从而使DAC之间的匹配误差调制到高频,同时根据这种结构设计出一种简单的电路,只有一个寄存器和没有输出信号的反馈。最后给出了相应的仿真结果。
- 丁家平吴建辉张耀忠龙善丽
- 数字时钟占空比校准电路
- 数字时钟占空比校准电路主要应用于高速数据通信系统及数字信号处理系统中(例如高速数据存储器、流水线型处理器等)对系统时钟的占空比进行校正,该电路中输入缓冲级(10)的输入端接待校准的原始输入时钟信号(CKI);输入缓冲级(...
- 龙善丽顾俊辉吴建辉余俊张其张萌李红
- 文献传递
- QAM解调芯片中盲均衡器的设计与实现
- 高清晰度电视(HDTV)技术已是电视技术发展的必然方向,而正交幅度调制(QAM)是目前数字有线电视信号的主要传送方式。数字电视信息在传输过程中,由于信道的经常性衰落、多径传播等的影响,会产生码间干扰,使得接收端难以正确解...
- 龙善丽
- 关键词:QAM解调芯片盲均衡器正交幅度调制数字电视码间干扰最小均方误差准则
- 文献传递