您的位置: 专家智库 > >

姜黎黎

作品数:3 被引量:4H指数:1
供职机构:南京林业大学信息科学技术学院更多>>
发文基金:江苏省“六大人才高峰”高层次人才项目更多>>
相关领域:电子电信更多>>

文献类型

  • 2篇期刊文章
  • 1篇学位论文

领域

  • 3篇电子电信

主题

  • 2篇滤波器
  • 2篇FIR滤波
  • 2篇FIR滤波器
  • 2篇FPGA
  • 2篇FPGA实现
  • 1篇优化算法
  • 1篇阵列
  • 1篇图像
  • 1篇频域
  • 1篇频域滤波
  • 1篇现场可编程
  • 1篇现场可编程门...
  • 1篇滤波
  • 1篇门阵列
  • 1篇可编程门阵列
  • 1篇FIR

机构

  • 3篇南京林业大学

作者

  • 3篇姜黎黎
  • 2篇凌春丽
  • 2篇刘云飞
  • 2篇李湘云

传媒

  • 1篇河南科技大学...
  • 1篇中北大学学报...

年份

  • 2篇2012
  • 1篇2011
3 条 记 录,以下是 1-3
排序方式:
FIR滤波器的CSE优化算法设计及其FPGA实现
2011年
为了减少有限长单位冲激响应滤波器对FPGA资源的消耗,在水平共同子表达式消去算法和垂直共同子表达式消去算法的基础上,提出了一种优化CSE算法来设计滤波器,使滤波器运算单元得到更多的资源复用。应用DSP Bu ilder建立模型,以图形化界面实现一个32阶的低通有限长单位冲激响应滤波器,并用Modelsim和QuartusⅡ进行仿真。仿真结果表明:运用优化CSE算法设计的有限长单位冲激响应滤波器比用传统CSE算法设计的滤波器使用更少的逻辑单元,且优化设计的有限长单位冲激响应滤波器较直接乘法实现方式及分布式实现方式节省较多的硬件资源。最后,在A ltera公司DE2开发板上实现所设计的滤波器,硬件实现表明所设计的滤波器滤波效果和仿真结果一致。
姜黎黎刘云飞凌春丽李湘云
关键词:现场可编程门阵列
CSE优化算法设计及其FPGA实现
随着数字信号处理技术应用的不断深入及FPGA技术的不断发展,数字信号处理系统的实现面临着很多挑战,其中,四个主要问题是:速度、功耗、设计规模和开发周期。在基于FPGA实现一些数据计算量庞大的数字信号处理操作(如FIR滤波...
姜黎黎
关键词:FIRFPGA
文献传递
二维滤波器分布式算法结构的改进与实现被引量:3
2012年
针对数字滤波器对现场可编程门阵列(FPGA)的资源利用率过低的现状,对Meher等人提出的二维分布式有限长单位冲激响应(FIR)滤波器结构进行了改进,增加了延时模块,用二进制位权乘法(*2n)替代移位相加结构.提出了基于二维分布式算法的两种设计结构:"延时型"和"改进型",并且应用FPGA实现了这两种结构.根据"改进型"和"延时型"两种结构分别设计了3,7,15,31,63阶Ⅱ型线性FIR滤波器.为验证"改进型"FIR滤波器的设计效果,应用Altera DE2开发板及其配套的AD/DA子板进行测试,结果显示:设计好的滤波器完全滤除了通带外信号,实现了带通滤波的目标.
凌春丽刘云飞姜黎黎李湘云
关键词:FIR滤波器FPGA
共1页<1>
聚类工具0