您的位置: 专家智库 > >

陈李维

作品数:3 被引量:3H指数:1
供职机构:中国科学院计算技术研究所更多>>
发文基金:国家自然科学基金国家科技重大专项国家高技术研究发展计划更多>>
相关领域:自动化与计算机技术更多>>

文献类型

  • 3篇中文期刊文章

领域

  • 3篇自动化与计算...

主题

  • 2篇多核
  • 1篇多核处理
  • 1篇多核处理器
  • 1篇多通道
  • 1篇一致性
  • 1篇片上多核处理...
  • 1篇微通道
  • 1篇滤波结构
  • 1篇内存
  • 1篇内存控制器
  • 1篇内存系统
  • 1篇CACHE一...
  • 1篇CACHE一...
  • 1篇DR
  • 1篇处理器

机构

  • 3篇中国科学院
  • 2篇中国科学院大...
  • 2篇龙芯中科技术...
  • 1篇中国科学院研...
  • 1篇国家互联网应...
  • 1篇上海高性能集...

作者

  • 3篇陈李维
  • 2篇王焕东
  • 2篇张广飞
  • 1篇黄帅
  • 1篇李轶夫
  • 1篇李玲
  • 1篇陈新科
  • 1篇刘宏伟
  • 1篇汪文祥

传媒

  • 2篇高技术通讯
  • 1篇计算机辅助设...

年份

  • 1篇2014
  • 2篇2013
3 条 记 录,以下是 1-3
排序方式:
HEVC分像素插值与自适应环路滤波融合结构设计被引量:3
2014年
在高效率视频编码(HEVC)的解码过程中,分像素插值和自适应环路滤波(ALF)是计算密集度最高的2个环节.针对传统的滤波器设计方法学在硬件资源优化方面存在的不足,提出一种HEVC分像素插值与ALF融合的滤波结构设计.通过分析传统滤波结构及其相应算法,利用改进的ALF结构处理分像素插值的垂直滤波运算,简化了分像素插值结构并降低了整体硬件开销.实验结果表明,该设计可满足HEVC标准HDTV 1080p(1920×1080@30fps)分辨率视频解码的实时性要求,同时其电路总面积在传统设计方案的基础上减少了28%.
李轶夫蒋毅飞陈李维刘宏伟
关键词:滤波结构
用于多核同步优化的cache一致性协议设计
2013年
通过对多核同步过程中的访存行为进行分析,提出了一种识别同步类型的方法,并设计了一种实现同步优化的新的cache一致性协议。该协议增加了一个用于记录同步信息的cache状态,通过阻塞的方式可以让多个处理器核串行地完成同步操作,保证同步操作中原子指令能够顺利执行成功,从而大大减少由多核同步冲突引发的访存请求数量,将多核同步过程中的访存行为优化到了几乎最好的情况。实验结果表明,通过同步优化,这个新的cache一致性协议能够使多核同步的性能提升到接近最理想的结果。实验表明,相比传统的cache一致性协议,实验中采用的几个标准多核性能测试程序优化后的同步性能提升了1倍,而并行程序整体运行时间降低25%。
陈李维张广飞张广飞汪文祥王焕东
关键词:CACHE一致性协议
多微通道内存系统设计方法
2013年
通过建立内存系统排队模型,分析了影响内存系统性能的原因——内存控制器的内存命令处理速度受访存请求页命中率、Bank级并行度和读写命令切换率的影响,进而提出了一种多微通道内存系统设计方法。用此方法多微通道内存控制器通过对内存颗粒进行细粒度控制,可以提高访存请求页命中率和Bank级并行度,隐藏数据总线读写切换延迟。该结构在提高内存系统带宽利用率的同时,缩短访存请求延迟,并提高内存功耗有效性。将多微通道内存控制器设计应用于多核处理器平台,充分分析各种宽度访存通道对应用程序性能的影响。实验结果表明,相比传统内存控制器设计方法,多微通道内存控制器将内存系统带宽提高了21.8%,访存延迟和功耗分别降低14.4%和26.2%。
张广飞王焕东陈新科黄帅陈李维
关键词:内存控制器多通道
共1页<1>
聚类工具0