您的位置: 专家智库 > >

彭莉

作品数:1 被引量:17H指数:1
供职机构:上海交通大学微电子学院更多>>
发文基金:国家高技术研究发展计划更多>>
相关领域:自动化与计算机技术更多>>

文献类型

  • 1篇中文期刊文章

领域

  • 1篇自动化与计算...

主题

  • 1篇多时钟域
  • 1篇信号
  • 1篇亚稳态
  • 1篇异步
  • 1篇异步FIFO
  • 1篇时钟
  • 1篇格雷码

机构

  • 1篇上海交通大学

作者

  • 1篇彭莉
  • 1篇付宇卓
  • 1篇秦建业

传媒

  • 1篇计算机工程与...

年份

  • 1篇2005
1 条 记 录,以下是 1-1
排序方式:
异步FIFO的设计与验证被引量:17
2005年
多时钟域设计的一个难题是如何避免亚稳态的产生。异步FIFO是一种不同时钟域之间传递数据的常用方法。避免亚稳态问题及空满控制信号的产生是异步FIFO设计的两个难题。传统的异步FIFO设计采用同步读写地址后比较产生空满标志的方法,面积大、工作频率低。针对这些问题,文章提出了一种新的异步FIFO设计方案,它改进格雷编码电路,提高异步FIFO的工作频率,用先比较读写地址产生空满标志,再同步到相应时钟域的方法避免使用大量的同步寄存器,减小面积空间。EDA综合及FPGA验证的结果均表明,改进后异步FIFO的性能有了显著提高。
彭莉秦建业付宇卓
关键词:多时钟域亚稳态异步FIFO格雷码
共1页<1>
聚类工具0