您的位置: 专家智库 > >

李占才

作品数:25 被引量:146H指数:7
供职机构:北京科技大学计算机与通信工程学院更多>>
发文基金:北京市科技计划项目国家高技术研究发展计划教育部“优秀青年教师资助计划”更多>>
相关领域:自动化与计算机技术电子电信自然科学总论更多>>

文献类型

  • 25篇中文期刊文章

领域

  • 23篇自动化与计算...
  • 2篇电子电信
  • 1篇自然科学总论

主题

  • 4篇电路
  • 4篇信息安全
  • 4篇硬件
  • 4篇神经网
  • 4篇神经网络
  • 4篇体系结构
  • 4篇网络
  • 3篇硬件实现
  • 3篇密码
  • 3篇可重构
  • 3篇集成电路
  • 3篇RSA算法
  • 3篇AES
  • 3篇MONTGO...
  • 3篇处理器
  • 2篇电视
  • 2篇信号
  • 2篇信号处理
  • 2篇阵列
  • 2篇数据加密

机构

  • 25篇北京科技大学
  • 1篇青岛建筑工程...

作者

  • 25篇李占才
  • 19篇王沁
  • 5篇李昂
  • 4篇涂序彦
  • 4篇齐悦
  • 3篇张晓彤
  • 3篇曲英杰
  • 3篇钱艺
  • 3篇高娜娜
  • 2篇王许书
  • 2篇郭艳飞
  • 2篇万勇
  • 2篇夏宏
  • 2篇赵宏智
  • 1篇宋丽华
  • 1篇吴克河
  • 1篇贺彦军
  • 1篇沈小磊
  • 1篇龙萍
  • 1篇刘旭东

传媒

  • 7篇计算机工程
  • 5篇小型微型计算...
  • 5篇计算机工程与...
  • 2篇电子学报
  • 1篇北京科技大学...
  • 1篇计算机研究与...
  • 1篇通信学报
  • 1篇数据采集与处...
  • 1篇计算机学报
  • 1篇计算机应用

年份

  • 3篇2008
  • 5篇2007
  • 9篇2006
  • 2篇2005
  • 2篇2002
  • 4篇2001
25 条 记 录,以下是 1-10
排序方式:
RSA密码系统有效实现算法被引量:20
2002年
本文提出了实现 RSA算法的一种快速、适合于硬件实现的方案 ,在该方案中 ,我们使用加法链将求幂运算转化为求平方和乘法运算并大大降低了运算的次数 ,使用 Montgomery算法将模 N乘法转化为模 R(基数 )的算法 ,模 R乘积的转化 。
王许书李占才曲英杰
关键词:密码系统RSA算法MONTGOMERY算法数据加密计算机网络
矩形乘法器的另一结构设计被引量:1
2001年
文章给出了矩形乘法器的另一个结构设计,该设计在计算速度上优于文献[1]的方案而劣于文献[2]的方案,在流水线分级方面则比文献[2]的方案有灵活性。这一实现把大整数乘的数据相关之时间代价降为1个二选一选通器加上3位加法器所需的时间,即把乘法器流水线的节拍时间值降到了该值,从而大大提高了用流水线实现大整数乘的效率。在某些应用中,用矩形乘法器来实现平行四边形乘法器的功能,则可大大降低规模。
李占才曲英杰夏宏涂序彦
HDTV中面积优化的RS解码器VLSI实现被引量:2
2006年
提出了一种面积优化的Reed-Solomon(RS)解码器实现方法,其运用折叠结构来实现解码过程矢量运算的求解电路。该方法提高了解码器主要运算部件的复用率,缩减了其电路规模。基于TSMC0.25标准单元库的实现结果显示该文设计的解码器电路规模为约27000门,与同类设计相比规模最大可缩减39%,该设计已集成在一款符合DVB-C标准的HDTV信道解调芯片中并已通过实场测试。
郭艳飞李占才王沁
关键词:RS解码器集成电路数字电视
基于DOCSIS规范的测距机制分析与嵌入式实现被引量:6
2006年
首先分析双向HFC(光纤同轴混合)网络中基于DOCSIS(电缆数据传输业务接口规范)的MAC测距机制,然后提出该网络中RTD(roundtripdelay)的计算方法,并提出一种CM(cablemodem)初始测距的嵌入式设计实现方案,该方案已成功运用于由自主研发的物理层ASIC(专用集成电路)芯片和MAC(介质访问控制)层ARM嵌入式内核芯片组成的HDTV(高清晰度电视)双向点播平台中。测试结果表明该方案能快速精确地实现初始测距,并支持实际平台上的多种应用,表现出良好的性能和较高的可靠性。
王沁龙萍张晓彤李占才
关键词:MACHFCDOCSIS
基于FPGA的神经网络硬件实现方法被引量:27
2007年
提出了一种可以灵活适应不同的工程应用中神经网络在规模、拓扑结构、传递函数和学习算法上的变化,并能及时根据市场需求快速建立原型的神经网络硬件可重构实现方法.对神经网络的可重构特征进行了分析,提出了三种主要的可重构单元;研究了可重构的脉动体系结构及BP网络到该结构映射算法;探讨了具体实现的相关问题.结果表明,这种方法不仅灵活性强,其实现的硬件也有较高的性价比,使用一片FPGA中的22个乘法器工作于100MHz时,学习速度可达432MCUPS.
李昂王沁李占才万勇
关键词:神经网络FPGA可重构脉动阵列
基于时域算法面积优化的RS解码器VLSI设计
2008年
在分析RS解码算法的基础上,使用便于VLSI实现和流水线设计的矢量运算对该算法进行了全新的剖析和推演,并依据所采用矢量法则的运算特征提出一种面积优化的RS解码器体系结构.通过流水线、部件复用、折叠以及共享电路等设计,该体系结构大大提高了解码器主要运算部件的复用率,降低了电路复杂度,删减了冗余电路,缩减了电路规模.基于该体系结构设计的RS(204,188)解码器规模约为27,000门,与同类设计相比电路规模可降低39%,其已集成到一款HDTV信道调制解调芯片中并在实际中得到应用.
郭艳飞宋丽华王沁李占才
关键词:前向纠错体系结构数字电视
RSA快速硬件实现研究被引量:13
2001年
RSA加脱密可归结为对 memod N的运算 ,这种大数模幂乘运算可以用字长为 w( 2 w N)的乘法器以迭代的方式来实现 ,对于给定字长的乘法器 ,提高其吞吐速度的有效措施之一是采用流水线技术 .用传统的平行四边形乘法器实现大数模幂乘 ,存在两次迭代之间的数据相关问题 .降低数据相关所引起的时耗代价 ,对于提高时钟频率 ,从而提高乘法器的速度至关重要 .根据矩形乘法器原理设计的 RSA专用部件较好地解决了这一问题 ,HDL 模型的仿真验证了所做设计的正确性 .
李占才王许书涂序彦
关键词:MONTGOMERY算法RSA算法信息安全
一种神经网络并行处理器的体系结构被引量:3
2007年
神经网络处理系统所能实现神经网络模型的种类越多其通用性越好,应用范围就越广泛.提出了一种神经网络并行处理器的体系结构,能以较高的并行度实现典型的前馈网络-BP网络和典型的反馈网络-Hopfield网络的算法.该处理器以SIMD(Single Instruction Multiple Data)为主要计算结构,并结合这两种网络算法的特点设计了一维脉动阵列和全联通的互连网络,能够方便灵活地实现处理单元之间的数据共享.实验结果表明该体系结构有效地提高了神经网络的运行速度.
钱艺李占才李昂王沁
关键词:SIMD脉动阵列神经网络处理器
一种适用于有线DTV双向传输系统的协议处理单元的设计
2007年
设计了一个PPU(Protocol Processing Unit,协议处理单元),实现了有线DTV双向传输系统中多个模块之间通信的协调功能.该PPU采用了ASIP的设计方法,根据模块间具体的通信特点设计了模块专用接口、中断机制和专用指令,提高了硬件资源的利用率,具有很好的功能可扩展性和灵活性.同时设计了精简的汇编代码,仿真结果表明该代码在对模块接口的响应上具有很好的实时性.综合结果表明,PPU能够提供多种吞吐量.
赵宏智李占才齐悦王沁
关键词:ASIP
一种高效的计算带宽请求微时隙的算法被引量:6
2006年
首先提出了一种基于HFC网络和DOCSIS规范精确计算带宽请求微时隙的算法,该算法根据用户数据长度、MAC管理报文的大小计算出不同RF(射频)条件下发送上行数据所需要的最少微时隙数,有效提高了网络带宽利用率.其次,在算法实现上提出了一种优化的快速实现方法,引入Hash算法,构造了一个Hash函数,大大降低了算法的运算时间,可满足实时系统的要求.该算法已成功应用于由自主开发的物理层和MAC层芯片组成的HDTV(高清晰度电视)双向系统平台.实际网络环境下的测试结果表明该算法及其实现完全满足HDTV双向点播、VoIP、Internet网络通信等应用需求,在实际应用中表现出了良好的性能和可靠性.
王沁戴鹏张晓彤李占才
关键词:HFC网络DOCSIS
共3页<123>
聚类工具0