您的位置: 专家智库 > >

贺光辉

作品数:8 被引量:24H指数:3
供职机构:清华大学信息科学技术学院电子工程系更多>>
发文基金:国家高技术研究发展计划更多>>
相关领域:电子电信自动化与计算机技术更多>>

文献类型

  • 8篇中文期刊文章

领域

  • 5篇电子电信
  • 3篇自动化与计算...

主题

  • 3篇控制器
  • 2篇电路
  • 2篇总线
  • 2篇核设计
  • 2篇IP核
  • 2篇IP核设计
  • 1篇信道
  • 1篇信道质量
  • 1篇优先级分配
  • 1篇直接存储器访...
  • 1篇视频广播
  • 1篇数字视频
  • 1篇数字视频广播
  • 1篇通信
  • 1篇通信体系
  • 1篇通信体系结构
  • 1篇同步电路
  • 1篇嵌入式
  • 1篇嵌入式系统
  • 1篇专用集成电路

机构

  • 8篇清华大学

作者

  • 8篇周祖成
  • 8篇贺光辉
  • 5篇俞伟
  • 4篇罗飞
  • 2篇赵行波
  • 2篇徐宁仪
  • 1篇张浩
  • 1篇张海亮
  • 1篇蔡宇

传媒

  • 3篇半导体技术
  • 3篇清华大学学报...
  • 1篇世界科技研究...
  • 1篇微计算机信息

年份

  • 2篇2007
  • 1篇2006
  • 5篇2005
8 条 记 录,以下是 1-8
排序方式:
IIC总线控制器IP核设计被引量:11
2005年
本文详述了一种基于AMBA总线接口的IIC总线控制器IP核设计 ,给出了该IP核的系统结构以及各个子模块的详细设计方法 ,并对该IP核进行了功能仿真、FPGA原型验证 ,可测性设计以及综合。最后给出了采用Fujitsu提供的CE6 6工艺库的综合结果以及性能参数。
俞伟徐宁仪罗飞贺光辉周祖成
关键词:IP核设计可测性设计IIC总线AMBA总线控制器
DVB通用解扰算法的高性能IP核设计被引量:3
2005年
提出了DVB通用解扰算法高性能IP核设计、验证和测试的方法,着重描述了IP核的可重用设计,使本IP核与多种总线能互连。整个设计采用VHDL语言设计,在Altera的FPGA和富士通CE66库上进行了综合和验证。最终在富士通CE66库上实现的IP核最高时钟频率为212.8MHz,数据率可以达到1.7024Gbps。
贺光辉罗飞俞伟周祖成
关键词:IP核可重用
数字视频广播传输流接收专用芯片的设计被引量:1
2007年
为了满足计算机能够接收数字视频广播(DVB)内容的需要,针对DVB传输数据量大,实时性要求高的业务特性,提出了一种DVB传输流接收专用芯片的设计。按照自顶向下的设计流程,通过合理划分软硬件结构,围绕高速数据通道的设计,采用流水线结构和链式直接存储器访问(DMA)的方式来提高数据处理速度,并利用理论建模的方法定制链式DMA的参数以及系统缓存大小。实验结果表明:链式DMA策略的硬件带宽达到476.6 Mb/s,为传统DMA方式的25倍,有效提高了接收芯片的数据处理能力。该芯片已采用Fujitsu 0.35μm的CMOS工艺流片。
贺光辉俞伟赵行波周祖成
关键词:专用集成电路数字视频广播直接存储器访问
应用层和信道质量信息辅助的延时应答算法
2007年
为降低应答信号开销,IEEE802.15.3高速个域网引入了延时应答机制。为解决个域网延时应答因无法适应视频业务的变速率特性和无线链路的不稳定性,并会严重降低视频业务性能,在针对视频应用分别分析立即应答和固定突发MAC帧数延时应答策略的基础上,利用视频帧尺寸信息和无线信道质量信息对延时应答策略进行优化,提出了一种应用层和信道质量信息辅助的自适应延时应答算法。仿真结果表明:该算法在不同负载及信道情况下较立即应答策略和固定突发MAC帧数延时应答策略明显改善视频业务服务质量,可提高视频业务的可解帧率性能约2%~4%。
俞伟贺光辉周祖成
关键词:无线个域网
一种基于内插法符号同步电路的设计被引量:6
2006年
提出了一种新的符号同步电路结构,采用立方插值和O&M定时误差检测相结合的算法实现符号定时同步,并通过AlteraDSPBuilder完成该电路的设计、仿真和分析,将设计用AlteraStratixIIFPGA实现,应用在实际的接收机中,证明其能纠正1%的定时误差,工作时钟频率最高可达到130MHz。
赵行波张海亮贺光辉周祖成
关键词:插值FPGA
FineBus:一种提供QoS保证的SoC通信体系结构
2005年
现有System-on-Ch ip通信体系结构中,同一个主设备发出的不同性质的通信流得到的服务质量是相同的,这导致整个系统的带宽和时延性能的下降,总线设备在仲裁中的优先权缺少分配算法。该文提出了一种新的提供服务质量(Q oS)保证的片上系统(SoC)通信体系结构——F ineBus,它能够提供带宽和时延的精细控制。为此将通信流按其服务质量要求划分为不同的端口,并提出了“按需分配”算法为每个端口分配一个Q oS的度量。通过结构和算法的创新,对通信流的服务质量进行细粒度控制。实验结果表明,此通信体系结构比现有结构能更好地适应多变的通信流服务质量要求。
徐宁仪俞伟贺光辉周祖成
关键词:总线仲裁优先级分配
无线局域网卡MAC控制器设计被引量:2
2005年
研究了无线局域网网卡的实现框架。整个网卡是一个嵌入式实时系统,主要涉及M A C 控制器等。它建立于SOC 的基础之上,在Xilinx 的EDK 工具下进行软硬件的协同设计。其硬件实现包括32 位的MicroBlaze 软核,通用IP 和一些用户定制的IP,以及它们总线连接实现。
蔡宇张浩罗飞贺光辉周祖成
关键词:嵌入式系统控制器
接触式IC卡控制器的设计与实现被引量:1
2005年
描述了一种接触式IC卡接口控制器的设计,给出了接口控制器寄存器的配置、状态转换过程以及工作流程。此设计在IPoD(IPoverDVB)项目中通过了FPGA的验证,而且基于Fujitsu的0.35mm的CE61工艺库通过了前后仿真,并用DesignCompiler工具进行了综合。
罗飞贺光辉周祖成
关键词:IC卡接口控制器
共1页<1>
聚类工具0