您的位置: 专家智库 > >

周冬成

作品数:4 被引量:15H指数:2
供职机构:中国人民解放军海军工程大学更多>>
相关领域:电子电信自动化与计算机技术更多>>

文献类型

  • 4篇中文期刊文章

领域

  • 3篇电子电信
  • 1篇自动化与计算...

主题

  • 2篇阵列
  • 2篇频率合成器
  • 2篇现场可编程
  • 2篇合成器
  • 1篇噪声
  • 1篇噪声性能
  • 1篇时钟
  • 1篇锁相
  • 1篇锁相环
  • 1篇现场可编程逻...
  • 1篇现场可编程门...
  • 1篇小数分频
  • 1篇小数分频频率...
  • 1篇流水线
  • 1篇滤波器
  • 1篇门阵列
  • 1篇可编程逻辑
  • 1篇可编程逻辑阵...
  • 1篇可编程门阵列
  • 1篇基于FPGA

机构

  • 4篇中国人民解放...

作者

  • 4篇周冬成
  • 2篇王永斌
  • 1篇李春江
  • 1篇王旭东
  • 1篇周安栋

传媒

  • 2篇舰船电子工程
  • 1篇电子测量技术
  • 1篇海军工程大学...

年份

  • 1篇2006
  • 2篇2005
  • 1篇2000
4 条 记 录,以下是 1-4
排序方式:
基于FPGA的小数分频频率合成器设计被引量:12
2006年
文中介绍了一种小数分频频率合成器的设计方案。该方案中的分频部分基于FPGA进行设计与实现,仿真结果表明正确。FPGA在设计方案中的应用使得电路简单且便于二次开发。
周冬成王永斌郑亚平
关键词:频率合成器小数分频现场可编程门阵列
一种用于FPGA流水线设计的时钟技术被引量:2
2005年
介绍了一种时钟流水线技术———单脉冲流水线(PP-流水线),它可用于在FPGA中实现异步流水线操作。加入数据完成电路,利用可变的数据处理时间,这种技术亦可用于同步流水线设计。PP-流水线还可以降低流水线电路的时钟树功耗。这些应用可通过FPGA电路的综合后模拟得到验证。
周冬成王永斌
关键词:流水线FPGA时钟
并行分布式运算FIR滤波器的FPGA实现被引量:1
2005年
研究了2比特并行分布式计算(2-bit PDA)在FPGA中实现了FIR滤波器的应用,并在Altera公司的APEX20K1500E系列FPGA中实现了48阶FIR滤波器,实际结果表明使用该方法实现滤波器不但节省了逻辑单元,而且和普通的并行分布式方法相比还提高了运算速率,从而使该滤波器用于实时信号处理时有更大的优越性。
王旭东周安栋周冬成
关键词:分布式算法现场可编程逻辑阵列
改善DDFS+PLL频率合成器噪声性能的一种方案
2000年
本文在介绍当前通信系统中广泛采用的几种频率合成技术的基础上,针对DDFS+数字PLL频率合成器中的DDFS输出噪声被数字倍频环放大从而影响频率合成器的噪声性能的问题,提出一种改进的方案。
周冬成李春江
关键词:锁相环频率合成器DDFS噪声
共1页<1>
聚类工具0