骆祖莹
- 作品数:94 被引量:157H指数:8
- 供职机构:北京师范大学更多>>
- 发文基金:国家自然科学基金国家高技术研究发展计划中央高校基本科研业务费专项资金更多>>
- 相关领域:自动化与计算机技术电子电信文化科学理学更多>>
- 基于GPU的快速图像细化
- 图像细化是一种计算量较大的高度并行化算法,现有的CPU处理技术难以满足其对实时性的要求.在利用图形处理器GPU对数字图像处理进行加速的研究中,本文对传统的Rosenfeld图像细化算法进行了如下改进:首先对数据结构进行了...
- 朱佩佩赵国兴唐亮骆祖莹
- 关键词:图像细化图形处理器中央处理器
- 文献传递
- 电热分析研究的现状与展望被引量:10
- 2009年
- 随着IC工艺进入纳米工艺时代,集成度与工作频率的增加,伴随性能提高的是不断增加的芯片功耗.高功耗的直接后果是产生了高供电电流和高功耗密度,而过大的供电电流降低了供电网络的供电电压;过大的功耗密度升高了内核温度,反过来又会增加电路时延,降低芯片的性能.所以在芯片设计中,必须对芯片功耗、供电网络、3D热分析进行快速而精确的电热分析;同时,漏电流功耗随工作温度升高而明显增加所造成的电热耦合效应,以及纳米工艺所带来的较大工艺参数变化,都提高了电热分析的难度.文中给出了电热参量(功耗、供电电压和内核温度)分析的重要性与研究现状,展望了纳米工艺下日益显著的工艺参数变化对电热分析所带来的挑战.
- 骆祖莹
- 关键词:功耗温度电热耦合
- 内置自测试自动综合技术的研究
- 李晓维何蓉晖吕涛李华伟骆祖莹宫云战张英相藤原秀雄赵海燕李发春王宏伟
- “内置自测试自动综合技术的研究”是国家自然科学基金资助课题(编号:69976002)。 该项目主要研究VLSI的内置自测试(BIST)设计方法,主要成果分四个方面:(1)在VLSI自测试设计的研究方面,提出了并行反馈B...
- 关键词:
- 关键词:数字电路
- 基于部分随机行走的电源线/地线(P/G)网络快速求解方法被引量:6
- 2004年
- 介绍一种基于随机行走方法与松弛迭代 (SOR)算法相结合的快速电源网络求解方法 ,它先将P/G网分为若干块 ,然后用简化的随机行走方法求取电路块边界结点的电压 ,最后采用松弛迭代算法求出电路块内部结点的电压 同时还给出了一种电路块从对角顶点向中央求解的策略 ,并将此方法推广到采用RLC瞬态网络的求解 大量的实验数据表明 ,受限于P/G网供电PAD的数目较少这一现实 ,随机行走方法的效率比较低 ,在此情形下 ,该方法比随机行走方法快 2
- 骆祖莹王国璞蔡懿慈洪先龙SheldonX.-D.Tan
- 一种基于预采样的模块级热分析方法
- 本发明公开了种基于预采样的模块级热分析方法,该分析方法包括采样热阻矩阵S的预提取模块,预提取模块将S作为参数库输入S到实用电阻矩阵R的映射模块,映射模块将R作为参数库输入到基于R计算芯片温度T<Sub>chip</Sub...
- 骆祖莹邹甜赵国兴李晓怡
- 文献传递
- 圆柱形硅通孔的二维解析电容模型被引量:2
- 2014年
- 精确提取三维芯片中硅通孔(Through Silicon Via,TSV)电容在三维芯片设计中至关重要.使用后钻孔工艺(Via-last technology)制造的TSV将贯穿导体层,使得TSV和互连线之间的耦合电容需要精确建模.文中提出的解析公式方法可以快速提取圆柱形TSV与互连线间的二维耦合电容.对于较短的互连线,文中采用基于最小二乘拟合得到的解析公式,而对于较长的互连线,使用基于电场模拟得到的解析公式.数值实验表明和商业软件Raphael相比,文中方法可以在结果误差不超过9.1%的情况下获得至少三千倍的加速.
- 张青青喻文健骆祖莹
- 关键词:解析模型电容提取
- 可处理VLSI中树网混合供电结构的瞬态仿真方法
- VLSI中树网混合供电结构的高速高精度瞬态仿真方法本发明属于VLSI制造技术领域,其特性在于它能够快速对任意比例的树网混合供电网进行瞬态仿真。该方法解决了常规仿真方法不能够处理不规则拓扑结构和多供电源的问题,并且具有很高...
- 洪先龙蔡懿慈师进骆祖莹
- CMOS VLSI电路无时延平均功耗和有时延平均功耗之间的单调递增关系及其应用
- 2003年
- 从理论上阐述了无时延平均功耗和有时延平均功耗之间的单调递增关系,用计算速度快的无时延理想电路功耗作为计算速度慢的有时延实际电路功耗的评估标准,并给出了它在电路平均功耗快速估计、最大功耗快速估计和电路测试功耗快速优化三个领域中的应用.提出了一种先用无时延功耗对较长的输入向量对序列进行快速压缩、再用压缩序列快速模拟出平均功耗(或最大功耗)的新方法.与直接用未压缩序列进行模拟的传统方法相比,实验结果表明:对于平均功耗快速估计,在保证估计精度(误差小于3.5%)的前提下,将模拟速度提高了6~10倍;对于最大功耗快速估计,在保证估计精度(误差小于5%)的前提下,将模拟速度提高了6-8倍.在测试功耗快速优化领域,与测试功耗直接优化法和现有的Hamming距离优化法相比,无时延功耗优化法的优化效率最高,它可以用较少的时间(缩短为16.84%),取得较好的优化效果(测试功耗降低35.11%).
- 骆祖莹杨士元闵应骅李晓维
- 关键词:CMOSVLSI电路功耗估计测试功耗
- 集成电路供电网络测试方法综述
- 集成电路供电网络包括电源线/地线网络两部分,其设计得是否合适决定了晶体管能否得到足够高的供电电压,因此供电网络测试是集成电路测试的一个重要分支。在简述供电网络测试的研究背景(如不同的供电网络拓扑形式)基础上,本文重点对已...
- 骆祖莹洪先龙蔡懿慈
- 文献传递
- 用于CMOS电路平均功耗快速模拟的输入向量对序列压缩方法:理论与实践被引量:2
- 2001年
- 过大的平均功耗使芯片产生较多的热量 ,降低芯片的可靠性及性能 ,严重时会损坏芯片 ,因此有效地对电路平均功耗做出精确的估计非常重要 .由于实际电路存在时间延迟 ,而考虑延时的电路功耗模型计算量较大 ,用模拟方法求取电路平均功耗非常耗时 .为了在较短的时间内对 VL SI电路的平均功耗做出较为可信的估计 ,该文提出了一套电路功耗分析理论 ,并由此给出了一种用于 CMOS电路平均功耗快速模拟的输入向量对序列压缩方法 ,ISCAS85及
- 骆祖莹闵应骅杨士元
- 关键词:功耗估计CMOS电路集成电路