刘阳美
- 作品数:5 被引量:7H指数:2
- 供职机构:西安理工大学自动化与信息工程学院电子工程系更多>>
- 相关领域:电子电信更多>>
- UWB中Viterbi译码器的FPGA设计与实现
- 超宽带(UwB)是一种采用ns级脉冲信号宽度、占用GHz级信号频谱、发送功率极低、适用于短距离的无线通信技术.以高分辨率、高截获率、信息含量大和能探测隐蔽目标等优点而成为无线通信领域研究和开发的一个热点.由于超宽带信号发...
- 刘阳美
- 关键词:超宽带无线通信卷积码维特比VITERBI译码器FPGA
- 文献传递
- 一种串行Viterbi译码器的FPGA设计与实现被引量:3
- 2007年
- 介绍了基于超宽带(UWB)通信系统的(2,1,6)卷积码和Viterbi译码基本原理,设计了串行Viterbi译码器以及各个子模块实现电路,采用Altera公司的Apex20ke系列FPGA来综合实现,完成了Viterbi译码器硬件设计.该设计使用串行结构,回溯算法,占用LEs仅2195个,与并行译码相比节省了约50%的硬件资源.
- 刘阳美余宁梅宋连国王韬
- 关键词:超宽带卷积码VITERBI译码器
- 一种串行Viterbi译码器的FPGA设计与实现被引量:2
- 2006年
- 介绍了基于超宽带(UWB)通信系统的(2,1,6)卷积码和Viterbi译码基本原理,设计了串行Viterbi译码器及各个子模块实现电路,采用Altera公司的Apex20ke系列FPGA来综合实现,完成了Viterbi译码器硬件设计。该设计使用串行结构,回溯算法,占用LEs仅2 195个,与并行译码相比节省了约50%的硬件资源。
- 刘阳美余宁梅宋连国王韬
- 关键词:超宽带卷积码VITERBI译码器
- 一种基于虚拟地址页的异步FIFO的FPGA设计与实现被引量:1
- 2007年
- 为了实现异步时钟域之间数据高速、稳定的传输,文章设计了一个基于FPGA的异步FIFO.采用格雷码作为地址编码,引入虚拟地址页来产生标志位.并用Verilog HDL语言描述了深度为16的异步FIFO,在ALTERA的Cyclone系列FP-GA上对电路进行了验证.根据逻辑分析仪观测的结果可知,设计的异步FIFO可以稳定工作在100MHz时钟,达到了高速电路的设计要求.最后对设计进行了最坏情况的理论分析,证明了设计很好地避免了亚稳态问题.
- 王韬余宁梅刘阳美李勇
- 关键词:FPGA异步FIFO格雷码
- 带内同频数字调频广播中RS编译码器的设计与实现
- 设计并实现了一种用于IBOC-FM数字音频广播中的专用RS编码器和译码器.与普通的RS编译码器相比,该编译码器的编码和译码效率提高了21﹪,并且电路规模减少了15﹪至20﹪,非常适用于数字音频广播系统中,能够很好地纠正广...
- 陈启亮余宁梅刘阳美
- 关键词:数字音频广播信道编码RS译码器RS编码器
- 文献传递