赵雷 作品数:91 被引量:40 H指数:3 供职机构: 中国科学技术大学 更多>> 发文基金: 国家自然科学基金 中国科学院知识创新工程重要方向项目 安徽省杰出青年科学基金 更多>> 相关领域: 电子电信 核科学技术 自动化与计算机技术 理学 更多>>
一种大范围精密延时调节电路 本发明公开了一种大范围精密延时调节电路,包括粗延时调节电路和细延时调节电路,粗延时调节电路由压控延时链实现,基本延时单元为单控制电压电流饥饿型压控延时单元;压控延时链的起点、终点及各个压控延时单元的中间位置均存在抽头,经... 秦家军 戚冬冬 赵雷 李嘉铭 曹喆 陈楷仁LHAASO WCDA读出电子学前端ASIC芯片的测试与评估 "国家发改委十二五"规划——LHAASO项目中WCDA读出电子学需要对PMT信号进行大动态范围内的高精度时间及电荷测量,针对此要求我们进行了前端ASIC原型电路的设计。本文主要介绍了对此ASIC原型电路的测试与评估工作。... 梁宇 赵雷 邬维浩 刘建峰 于莉 秦家军 刘树彬 安琪关键词:ASIC 电荷测量 文献传递 基于DRS4的波形数字化技术研究 基于开关电容矩阵的波形数字化技术是未来粒子物理实验前端电子学的重要发展方向之一。本文以瑞士PSI的开关电容矩阵DRS4为例,设计了多通道的波形数字化插件,并开展了相关的技术研究,包括采样单元直流偏置补偿、采样间隔不均匀性... 王进红 赵雷 封常青 刘树彬 安琪关键词:模拟数字变换 文献传递 开放保守融合的软件事务系统的设计与实现 随着新兴并行体系结构的普及,主流应用程序由单线程向多线程的转变是大势所趋。但是,高效率地编写健壮安全可靠的并行程序并非易事,其中以并发同步策略的设计和实现最为关键。
为突破提高并行程序生产率的瓶颈,一系列围绕自... 赵雷关键词:事务内存 文献传递 一种用于开关电容阵列芯片的时间修正方法 本发明公开了一种用于开关电容阵列芯片时间修正方法,包括:步骤1,将与待测波形形状一致的标定波形作为输入信号输入至开关电容阵列芯片,计算开关电容阵列芯片采样到标定波形的过阈时间点;步骤2,持续输入预定数量的标定波形,利用码... 秦家军 何正清 赵雷 安琪文献传递 高重频束流采集处理器原型样机的设计 2021年 为了实现对高重频硬X射线自由电子激光装置(SHINE)条带型BPM(Beam Position Monitor)系统信号的数字化采样和处理,研制了高重频束流采集处理器原型样机。处理器拥有四通道输入,最高达1GSps的采样率,16bit采样位数,采用XILINX公司带有嵌入式CPU(Central Processing Unit)的ZYNQ系列FPGA(Field Programmable Gate Array),可以运行Linux系统,同时可以实现高速采样数据的缓存与读出。处理器采用子母板结构设计,子板为ADC(Analog To Digital Converter)采样板,母板为FPGA数字处理板,子母板通过FMC(FPGA Mezzanine Card)接口进行数据传输。ADC采用JESD204B协议进行数据传输,子母板间通过16对差分信号连接通道,最大总传输速率达到80Gbps。ADC采样数据传入数字母板后,经过FIFO和DDR的缓存,最后通过TCP/IP协议由RJ45接口传输到上位机进行处理和分析,RJ45接口的数据传输速率约为900Mbps。经过测试,ADC采集子板的带宽高于480MHz,且在480 MHz带宽内有效位高于10位。FPGA数字母板运行经Petalinux编译的Linux系统,可以实现对连续或者触发模式下,四通道一百万个采样点的存储与数据传输。整个设计可以满足设计要求。 田丰收 赵雷 范怡淳 秦家军 赖龙伟 刘树彬 安琪关键词:SHINE 高速数据采集 一种基于SCA芯片的多模式波形数字化电路及控制方法 本发明公开了一种基于SCA芯片的多模式波形数字化电路及控制方法,二者是一一对应的方案,方案中通过FPGA(现场可编程门阵列)控制切换输入SCA(开关电容阵列)的时钟,以及分发用于停止SCA采样的触发信号,能在不改变电路前... 秦家军 王鹤翔 赵雷 曹喆 陈楷仁 李嘉铭基于数字后处理算法的并行交替采样ADC系统 被引量:7 2010年 为了在现有的模/数转换(ADC)芯片的技术条件下提高模/数转换系统的性能,在并行交替采样系统失配误差修正算法的基础上,研制了8-bit 4-Gsps并行交替采样ADC系统。该系统中4个1-Gsps ADC通道并行采样同一模拟信号;以锁相环和可调延迟线芯片为核心,组成低jitter、低skew的多相时钟产生电路,为各ADC通道提供交替采样时钟;在FPGA芯片双倍速I/O和内部集成锁相环的支持下,使用单片FPGA芯片接收ADC系统产生的高速并行数据,并完成数据同步、重排和缓存,通过USB接口读出。基于模拟数字混合滤波器组的数字后处理算法修正了各ADC通道间的增益、偏置和采样间隔三种失配误差。测试结果表明,该并行交替采样ADC系统在4-Gsps采样率下,对200 MHz与803 MHz正弦波信号分别达到6.89 b与5.81 b的ENOB以及51.81 dB和51.13 dB的SFDR,接近ADC芯片手册给出的性能。 周浩 赵雷 李玉生 刘树彬 安琪关键词:高速电路设计 数字滤波 并行交替采样 一种脉冲信号的时间及电荷测量方法及装置 本发明公开了一种脉冲信号的时间及电荷测量方法及装置,其基本思想是通过前端放大成形电路提升探测器输入信号的信噪比并放缓信号前沿,将成形后的信号送入不同阈值的甄别器中得到多路甄别脉冲,采用组合逻辑电路进行多路甄别脉冲信号的合... 秦家军 徐鹏飞 曹喆 赵雷 陈楷仁 李嘉铭双环型游标时间—数字变换专用集成电路的设计 被引量:2 2023年 低增益雪崩探测器(low-gain avalanche detector, LGAD)是一种硅基半导体探测器,其同时具有高时间精度和高空间分辨能力。由于LGAD的通道密度高,需通过高颗粒度的专用集成电路(application specific integrated circuit, ASIC)完成其高时间精度的读出,该ASIC需包含放大、甄别和时间-数字变换(time-to-digital conversion, TDC)功能。针对LGAD的高精度时间测量需求,本文进行了TDC电路的原型设计与测试验证。该TDC采用游标型的时间量化原理,结合双环型结构与延时差锁定,实现粗细结合的时间测量方式,兼顾了量化步长、电路面积、测量范围和转换时间。测试结果表明,该TDC实现了低于20 ps的最小量化步长和好于10 ps的时间精度。 陈晗 赵雷 赵雷 李荘 蔡永康 郭东磊 安琪