您的位置: 专家智库 > >

刘锋

作品数:10 被引量:62H指数:5
供职机构:北京大学更多>>
发文基金:国家自然科学基金更多>>
相关领域:电子电信自动化与计算机技术更多>>

文献类型

  • 10篇中文期刊文章

领域

  • 8篇电子电信
  • 2篇自动化与计算...

主题

  • 4篇处理器
  • 3篇低功耗
  • 3篇功耗
  • 2篇转换器
  • 2篇CMOS
  • 2篇DCT
  • 1篇低功耗运算放...
  • 1篇低压差
  • 1篇电流
  • 1篇异步
  • 1篇异步FIFO
  • 1篇硬件
  • 1篇硬件结构
  • 1篇余弦
  • 1篇余弦变换
  • 1篇运动估计算法
  • 1篇运算放大器
  • 1篇软核
  • 1篇视频
  • 1篇视频压缩

机构

  • 10篇西安电子科技...
  • 3篇北京大学

作者

  • 10篇庄奕琪
  • 10篇刘锋
  • 7篇代国定
  • 2篇何威
  • 1篇刘伟峰
  • 1篇王英力
  • 1篇史江一
  • 1篇靳刚

传媒

  • 6篇电路与系统学...
  • 2篇电子器件
  • 1篇微电子学
  • 1篇西安电子科技...

年份

  • 3篇2007
  • 1篇2006
  • 2篇2005
  • 2篇2004
  • 1篇2003
  • 1篇2002
10 条 记 录,以下是 1-10
排序方式:
一种基于高度并行结构的二维DCT/IDCT处理器设计被引量:16
2003年
本文介绍一种适用于MPEG-4视频简单层(Simple Profile Layer1-3)压缩编码的二维88 DCT/IDCT处理器设计,该处理器设计充分利用DCT与IDCT的相似性及算法对称性,用高度的并行结构来加快处理速度,采用一维DCT/IDCT单元复用的方式来实现二维DCT/IDCT运算和简化的乘法器设计,在满足处理速度和精度要求的基础上,利用较少的晶体管数目实现了一种高性能二维DCT/IDCT处理器。
刘锋代国定庄奕琪
关键词:DCTIDCTMPEG-4视频压缩编码
一种低功耗10位流水线结构的CMOS A/D转换器的设计
2006年
本文设计了一种可满足视频速度应用的低电压低功耗10位流水线结构的CMOS A/D转换器。该转换器由9个低功耗运算放大器和19个比较器组成,采用1.5位/级共9级流水线结构,级间增益为2并带有数字校正逻辑。为了提高其抗噪声能力及降低二阶谐波失真,该A/D转换器采用了全差分结构。全芯片模拟结果表明,在3V工作电压下,以20MHz的速度对2MHz的输入信号进行采样时,其信噪失调比达到53dB,功率消耗为28.7mW。最后,基于0.6μm CMOS工艺得到该A/D转换器核的芯片面积为1.55mm2。
代国定刘锋庄奕琪
关键词:A/D转换器低功耗运算放大器
超低压差CMOS线性稳压器的设计被引量:21
2004年
设计出一种输出电流为 30 0mA且具有微功耗超低压差低噪声性能的单片CMOS线性稳压器 ,对其电路结构及工作原理进行了分析并给出各子电路模块的设计。该稳压器具有过流过热保护 ,工作电压范围为 2 5V~ 6V。基于现代公司的 0 6 μmCMOS工艺模型 ,Hspice模拟结果表明其输入输出压差的典型值分别为 0 4mV @1mA和12 0mV @30 0mA ,静态电流的典型值为 90 μA。
代国定庄奕琪刘锋
关键词:超低压差稳压器
高性能嵌入式UART IP核的设计被引量:5
2007年
利用有限状态自动机理论[1]进行了可嵌入式UART的设计.支持AMBA 2.0 APB总线接口.采用了改进的异步FIFO,在提高传输速率的同时能够更加准确的判断出FIFO的空满状态.提出了一种新的小数分频的处理方法,操作简单,便于实现.设计通过了FPGA的仿真验证.嵌入到单板系统中,在UART时钟为12.5 M的情况下,实现了与ARM PSK系统中的UART以230 k以内的任意波特率的数据传输.试验结果证明了本设计的可行性.
刘伟峰庄奕琪刘锋何威王英力
关键词:UART嵌入式AMBA异步FIFO小数分频
高速8位RISC微控制器内核设计被引量:9
2002年
 在对传统的MCS51系列单片微控制器的局限性进行分析的基础上,设计了一种基于增强8位RISC构架的微控制器(MCU)内核。该MCU核采用哈佛结构、16位指令字长和8位数据字长,通过设计单周期指令、在内部设置多个快速寄存器及采用硬布线逻辑代替微程序控制的方法,加快了微处理器的速度,提高了指令的执行效率。计算机仿真验证和FPGA仿真验证的结果表明,该MCU的最高时钟频率和指令执行效率等指标均优于MCS51的5倍以上。
刘锋庄奕琪史江一代国定
关键词:RISC微控制器微处理器软核
MPEG4编码器二维DCT变换的FPGA实现及优化被引量:8
2005年
本文提出了一种适用于MPEG4视频编码系统的二维DCT的FPGA设计方案,该方案具有实时、高精度、易于FPGA实现的特点。在设计中,分别对DCT的算法及实现方法进行了分析和选择;在此基础上,对系统的结构进行了优化,提出了一种不同于传统二维DCT系统的新结构。最后对IDCT单元的运算精度进行了验证。
靳刚庄奕琪刘锋
关键词:现场可编程逻辑器件硬件结构
基于互补双极工艺的高速12位电流型D/A转换器的设计被引量:1
2004年
基于互补双极工艺技术,设计出了一种二进制电流源加权型结构的高速12位电流型D/A转换器,与基于CMOS工艺技术的实现相比,该D/A转换器具有结构简单、性能优异的特点,Hspice模拟结果表明,其满量程输出电流为10.24mA,满量程建立时间小于25ns。
代国定庄奕琪刘锋
关键词:互补双极工艺D/A转换器
一种计算复杂度可调整的块匹配运动估计算法被引量:2
2005年
提出一种计算复杂度可调整块匹配运动估计算法,该方法综合传统三步法中收缩搜索策略和四步法及钻石法中步进搜索策略的优点,对于分散分布的运动矢量及聚中分布的运动矢量搜索都表现出良好的鲁棒性.搜索模式的规整性也使得该算法的VLSI结构设计比以往的算法实现更加简洁,通过对搜索步数和块匹配中降采样率的控制,实现了对运动估计计算复杂度的调整,从而可在计算复杂度与图像处理质量之间折中.该特征为视频编码系统整体的低功耗设计提供前提条件,适用于低复杂度低功耗视频编码器.
刘锋庄奕琪代国定
关键词:块匹配运动估计低功耗
一种新的算法可编程的运动估计协处理器被引量:1
2007年
本文针对块匹配运动估计快速搜索算法的要求,设计了一种算法可编程的运动估计及运动补偿协处理器。该协处理器设计采用软硬件协同处理结构。灵活的指令集和高效的硬件并行执行单元相结合,使得该协处理器具备可编程处理器结构及树形结构运动估计VLSI结构的优点,可以兼顾运动估计算法高处理效率和灵活性的要求。设计的协处理器不拘泥于某种快速搜索算法,通过改变内部程序代码,可以实现多种快速运动估计算法,包括TSS、DS、HEXBS、MVFAST、EPZS等,同时具备很强的可扩展性。与同类设计相比,本设计具有高效、灵活、算法可配置的特点,同时设计消耗的硬件资源也大幅减小。
刘锋庄奕琪何威
二维DCT图像处理器的低功耗实现被引量:1
2007年
本文提出了一种基于矩阵向量乘法器的低功耗二维DCT结构,该结构通过最大限度地共享矩阵向量乘法中的乘积因子降低二维DCT中的乘法计算量,实现低功耗计算。此外,该二维DCT设计支持对矩阵向量乘法器的计算精度控制,从而实现对二维DCT处理器的低功耗调整。FPGA硬件平台的实际验证结果表明,与传统的基于移位累加乘法器的二维DCT设计相比,本设计可以节省35%以上的功耗。
刘锋代国定庄奕琪
关键词:低功耗DCT
共1页<1>
聚类工具0