您的位置: 专家智库 > >

罗钢

作品数:4 被引量:14H指数:2
供职机构:国防科学技术大学计算机学院更多>>
发文基金:国家自然科学基金更多>>
相关领域:自动化与计算机技术电子电信更多>>

文献类型

  • 4篇中文期刊文章

领域

  • 2篇电子电信
  • 2篇自动化与计算...

主题

  • 2篇时钟
  • 2篇DSP
  • 1篇电路
  • 1篇延迟锁相环
  • 1篇硬件
  • 1篇软硬件
  • 1篇软硬件协同
  • 1篇软硬件协同设...
  • 1篇时钟抖动
  • 1篇时钟偏斜
  • 1篇时钟树
  • 1篇锁相
  • 1篇锁相环
  • 1篇相位
  • 1篇相位误差
  • 1篇协同设计
  • 1篇目标识别
  • 1篇接口
  • 1篇接口实现
  • 1篇集成电路

机构

  • 4篇国防科学技术...
  • 1篇西安卫星测控...

作者

  • 4篇罗钢
  • 3篇曾献君
  • 1篇陈善武
  • 1篇彭浩
  • 1篇陈亮
  • 1篇冯颖劼
  • 1篇张峻峰
  • 1篇冀蓉

传媒

  • 1篇制造业自动化
  • 1篇电子学报
  • 1篇微计算机信息
  • 1篇现代电子技术

年份

  • 2篇2011
  • 1篇2009
  • 1篇2005
4 条 记 录,以下是 1-4
排序方式:
利用仿真器接口实现TMS320C6X DSP FLASH的烧写及应用程序自引导被引量:8
2005年
在一些脱机运行的 DSP应用中 ,通常需要在系统加电后自行将代码从外扩存储器中装载到内部 DSP中去执行 ,实现此种功能的系统称为引导装载系统。这是 DSP开发中的重点和难点之一 ,关系到系统的可靠性和处理速度。文中详细分析了 TI公司 TMS3 2 0 C6X DSP的引导加载过程及原理 ,在此基础上设计并实现了主机 (PC机 )利用仿真器通过JTAG口实现对 DSP外部配置的 FL A SH存储器的在线编程。并以 TI公司的 DSP (TMS3 2 0 C670 1)结合 ST公司的 F L ASH存储器 (SST3 9VF0 40 )为例 ,详细叙述了从 F L ASH引导程序的实现方法 ,并针对其中重要的命令文件和用户引导程序 ,给出了相应的示例文件和部分源代码。
罗钢彭浩陈善武
关键词:FLASHTMS320C6XDSPBOOTLOAD仿真器
超大规模集成电路的时钟偏斜及其补偿技术被引量:1
2011年
微处理器急剧增长的性能要求对时钟分布网络设计提出了严峻的挑战,45nm以下的后纳米电路阶段,时钟偏移调整、片内外时钟相位的同步、低功耗时钟分布网络设计是高速时钟分布网络设计面临的关键问题。本文介绍了有关时钟偏斜的背景知识,总结了近年来微处理器时钟偏斜补偿技术的最新进展,并对其可能的发展方向进行了展望。
罗钢曾献君
关键词:时钟树时钟偏斜
基于SOPC技术的目标识别系统设计被引量:1
2011年
SOPC系统结合了嵌入式系统与FPGA优点,为高性能数字系统提供了新的实现方法。本文结合识别算法的特点,运用软硬件协同设计技术,设计实现了基于SOPC的目标识别系统。给出了完整的设计流程、设计方法,介绍了SOPC系统设计的关键技术。
罗钢曾献君
关键词:SOPC目标识别DSPFPGA软硬件协同设计
一种新型高精度DLL鉴相器设计被引量:4
2009年
本文从研究静态相位误差对DLL(Delay-Locked Loop)环路的影响入手,基于Hogge和Alexander结构鉴相器,设计了一款用于30相500MHz DLL的新型高精度鉴相器.与传统的线性鉴相器和二进制鉴相器相比,文中提出的新型鉴相器电路既具有理想线性鉴相器的特点,又解决了电荷泵开启死区的问题,消除了电流舵结构的电荷泵因电流失配带来的静态相位误差.对该鉴相器电路进行0.13μm CMOS工艺下的版图实现,版图之后的仿真结果显示:该鉴相器能正确鉴别1ps以上的相位延迟差,鉴相的精度高达0.18°,完全满足设计要求.
冀蓉冯颖劼曾献君陈亮张峻峰罗钢
关键词:鉴相器延迟锁相环相位误差时钟抖动
共1页<1>
聚类工具0