您的位置: 专家智库 > >

许彤

作品数:19 被引量:75H指数:4
供职机构:中国科学院计算技术研究所更多>>
发文基金:国家自然科学基金国家重点基础研究发展计划中国科学院知识创新工程更多>>
相关领域:自动化与计算机技术电子电信更多>>

文献类型

  • 8篇期刊文章
  • 7篇专利
  • 3篇科技成果
  • 1篇会议论文

领域

  • 12篇自动化与计算...
  • 1篇电子电信

主题

  • 8篇处理器
  • 4篇嵌入式
  • 4篇嵌入式处理器
  • 3篇3GPP_L...
  • 2篇单步
  • 2篇读写
  • 2篇读写操作
  • 2篇队列
  • 2篇信道
  • 2篇虚实
  • 2篇译码
  • 2篇指令队列
  • 2篇指令寄存器
  • 2篇数据信息
  • 2篇随机存储器
  • 2篇通用CPU
  • 2篇物理地址
  • 2篇写操作
  • 2篇芯片
  • 2篇龙芯

机构

  • 19篇中国科学院
  • 2篇中国科学院研...
  • 2篇北京神州龙芯...
  • 1篇中国科学院大...

作者

  • 19篇许彤
  • 10篇范东睿
  • 9篇黄海林
  • 6篇唐志敏
  • 5篇郑保建
  • 4篇胡伟武
  • 3篇张福新
  • 3篇范宝峡
  • 3篇钟石强
  • 3篇张秀丽
  • 3篇王剑
  • 3篇赵继业
  • 3篇李晓维
  • 3篇李祖松
  • 3篇吕涛
  • 3篇唐志敏
  • 3篇石晶林
  • 2篇李华伟
  • 2篇曹非
  • 2篇王海洋

传媒

  • 2篇计算机学报
  • 2篇计算机辅助设...
  • 1篇计算机研究与...
  • 1篇计算机工程
  • 1篇计算机应用研...
  • 1篇小型微型计算...

年份

  • 1篇2013
  • 2篇2011
  • 1篇2010
  • 4篇2008
  • 3篇2007
  • 4篇2006
  • 2篇2004
  • 1篇2002
  • 1篇2001
19 条 记 录,以下是 1-10
排序方式:
嵌入式处理器中降低Cache缺失代价设计方法研究被引量:3
2006年
以龙芯1号处理器为研究对象,探讨了嵌入式处理器中降低Cache缺失代价的设计方法.通过分析处理器的结构特征,本文实现了在关键字优先基础上一次缺失下命中的非阻塞数据Cache,可以将处理器平均性能提高3.9%.同时利用局部性原理,在关键字优先非阻塞数据Cache的基础上,本文提出了一种类非阻塞的指令Cache设计方法,可以降低指令Cache的缺失代价,以较小的实现代价进一步将处理器平均性能提高7.7%.通过本文的工作,可以同时降低指令Cache和数据Cache的缺失代价,处理器的平均性能提高了11.6%.
黄海林许彤范东睿唐志敏
关键词:嵌入式处理器CACHE
基于覆盖率模型的AMBA接口随机验证方法
2008年
AMBA协议是主流SoC(system-on-chip)片上总线的事实标准。结合龙芯1号AHB接口的验证,介绍了基于覆盖率模型的AMBA接口随机验证的系统架构,提出了AHB协议模型的定义方法,采用约束化随机向量对目标空间产生强化测试。该方法迅速定位了接口设计中隐蔽的问题,最终达到了100%的功能覆盖率。该方法能够有效地保证接口设计的质量,对互连协议的验证具有普适意义。
许彤吕涛
关键词:片上系统
AMBA接口逻辑的设计验证
本文介绍了一款CPU芯片的AMBA AHB接口逻辑的设计验证工作,包括整体的验证环境,数据产生机制,以及数据检查机制。针对AMBA协议的高效传输的特点,我们使用e语言实现了与DUT信号的组合逻辑效果,来尽可能快的发起请求...
吕涛许彤贾宇然
关键词:AMBA
用于虚实地址变换及读写高速缓冲存储器的方法及装置
本发明公开了一种用于处理器中将虚拟地址转换为物理地址及读写高速缓冲存储器的方法及装置。本发明利用局部性原理,一方面将需要变换成物理地址的虚拟地址同虚拟地址历史记录相比较,如果同属一个虚拟页表,则不访问翻译后援缓冲器的随机...
黄海林唐志敏范东睿许彤
文献传递
龙芯1号处理器的故障注入方法与软错误敏感性分析被引量:39
2006年
在纳米级制造工艺下以及在航天等特殊应用场合中,可靠性将是处理器设计中的一个重要考虑因素.以龙芯1号处理器为研究对象,探讨了处理器可靠性设计中的故障注入方法,并提出了一种同时运行两个处理器RTL模型的故障注入与分析方法,可以实现连续快速的处理器仿真故障注入.在此基础上,进一步分析了龙芯1号处理器的软错误敏感性,通过快速注入大约30万个软错误,保证了分析结果具有较好的统计意义,可以有效指导后续的容错与可靠性设计.
黄海林唐志敏许彤
关键词:软错误
基于VPM和随机激励的处理器核仿真建模
2010年
为提高处理器核仿真模型的效率,提出基于SimpleScalar架构对龙芯1号处理器进行虚拟处理器模型行为建模,IPC平均误差为2.3%,速度达到每秒1 000 000条指令。基于可控随机事件机制实现的总线功能模型可以为片上系统(SoC)设计提供激励主动生成方案和片上互连验证功能。实验结果证明,该方法对处理器IP仿真建模具有普适意义,能够被无缝融入SoC流程中。
许彤张仕健吕涛
关键词:总线功能模型
用于虚实地址变换及读写高速缓冲存储器的方法及装置
本发明公开了一种用于处理器中将虚拟地址转换为物理地址及读写高速缓冲存储器的方法及装置。本发明利用局部性原理,一方面将需要变换成物理地址的虚拟地址同虚拟地址历史记录相比较,如果同属一个虚拟页表,则不访问翻译后援缓冲器的随机...
黄海林唐志敏范东睿许彤
文献传递
嵌入式处理器在片调试功能的设计与实现被引量:15
2006年
以龙芯1号处理器为研究对象,探讨了嵌入式处理器中在片调试功能的设计实现方法.通过扩充IEEEP1149.1协议的JTAG测试访问端口(TAP),并在处理器内部增加控制模块,实现了软件调试断点、调试中断、硬件断点以及单步执行等多种在片调试功能.调试主机只需要通过一根JTAG调试电缆就可以访问目标处理器内部寄存器等各种资源,并控制目标处理器的运行过程,实现了处理器的在片调试功能,大大地方便了软件开发与系统调试.
黄海林范东睿许彤朱鹏飞郑保建曹非陈亮
关键词:IEEEJTAG
一种单步执行在片调试功能的方法及装置
本发明公开了一种单步执行在片调试功能的装置,包括:指令队列电路1、指令译码电路2、指令寄存器电路3;其特征在于,还包括判断电路4、单步执行标志寄存器电路5和调试模式标志寄存器电路6;所述的单步执行标志寄存器电路5用于指示...
黄海林范东睿许彤唐志敏
文献传递
GODSON CPU设计与验证系统
唐志敏胡伟武张志敏王剑许彤赵继业范宝峡郑保建钟石强王海霞周旭王海洋冯雷刘华平葛亮张福新王卓昊李祖松范东睿李晓维李华伟刘国华吴少刚胡明昌
该项目研制出我国第一个高性能通用CPU Godson,在通用CPU设计技术方面达到国内领先水平,在动态流水线的具体实现技术和CPU硬件对系统安全性的支持方面,有重要创新,达到了国际先进水平。 Godson CPU含600...
关键词:
关键词:CPU
共2页<12>
聚类工具0