您的位置: 专家智库 > >

鲁俊成

作品数:4 被引量:6H指数:2
供职机构:重庆大学通信工程学院更多>>
发文基金:国家自然科学基金更多>>
相关领域:电子电信自动化与计算机技术更多>>

文献类型

  • 3篇期刊文章
  • 1篇学位论文

领域

  • 3篇电子电信
  • 1篇自动化与计算...

主题

  • 3篇低密度奇偶校...
  • 3篇低密度奇偶校...
  • 3篇置信传播算法
  • 3篇奇偶校验
  • 3篇奇偶校验码
  • 3篇校验码
  • 2篇逻辑器件
  • 2篇可编程逻辑
  • 2篇可编程逻辑器...
  • 1篇迭代
  • 1篇迭代译码
  • 1篇译码
  • 1篇阵列
  • 1篇坐标旋转数字...
  • 1篇现场可编程
  • 1篇现场可编程门...
  • 1篇门阵列
  • 1篇可编程门阵列
  • 1篇可扩展
  • 1篇快速傅里叶变...

机构

  • 4篇重庆大学

作者

  • 4篇鲁俊成
  • 3篇刘晓明
  • 2篇孙学
  • 1篇刘强
  • 1篇熊东

传媒

  • 2篇重庆大学学报...
  • 1篇计算机科学

年份

  • 1篇2005
  • 3篇2004
4 条 记 录,以下是 1-4
排序方式:
基于CPLD实现可扩展(I)FFT处理器的设计
2005年
提出了基于CPLD(复杂可编程逻辑器件 )实现傅立叶变换点数可灵活扩展的高速FFT处理器的结构设计以及各功能模块的算法实现,包括高组合数FFT算法的流水线实现结构、读 /写RAM地址规律、补码实现短点数FFT阵列处理结构以及补码实现CORDIC(坐标旋转数字计算机 )算法的流水线结构等,输入数据速率为 20MHz时, 1024点FFT运算时间约为 50us。
刘晓明熊东孙学鲁俊成
关键词:快速傅里叶变换坐标旋转数字计算机复杂可编程逻辑器件
基于FPGA的一类低密度奇偶校验码的实现被引量:1
2004年
本设计用可编程逻辑器件(FPGA)实现了一种低密度奇偶校验 LDPC(Low Density Parity Check)码。本文所提到的 LDPC 码是采用并行编码和部分并行译码结构。同时本文采用的是一种系统码结构,这种码的最主要的优点就是它的生成矩阵能够很容易地从奇偶校验矩阵的一定变换而得到,这样,应用 FPGA 实现译码器的同时,能够简单有效地实现对应的编码器。该设计是针对分组块长为345比特,码率为4/5,采用了6位量化方案。本文用现场可编程门降列(FPGA)实现了 LDPC 码的编码,译码电路,并且通过 QUARTUS 仿真测试以及下载到实验板 ATERA 芯片的调试,表现出好的纠错性能。
刘晓明刘强鲁俊成
关键词:可编程逻辑器件低密度奇偶校验LDPC置信传播算法
一类低密度奇偶校验码的研究及FPGA实现
LDPC码(Low-Density Parity-Check Codes低密度奇偶校验码)是一种具有极强纠错能力的差错控制编码技术,它是Gallager于1962年提出的一种性能接近香农(Shannon)极限的好码.本文...
鲁俊成
关键词:低密度奇偶校验码置信传播算法迭代译码并行译码现场可编程门阵列
文献传递
一类低密度奇偶校验码的设计被引量:3
2004年
低密度奇偶校验码(LDPC)是哥拉格于1962年提出的一种性能非常接近香农限的好码,并被MacKay和Neal两度重新发现,且证明了它在与基于BP(Belief Propagation)的迭代译码算法相结合的条件下具有逼近Shannon限的性能。LDPC码的优异的性能及其在信息可靠传输中的良好应用前景,成为当今信道编码领域最瞩目的研究热点。笔者选用国际电信联盟推出的一种方案,设计了一类低密度奇偶校验LDPC(LowDensityParityCheck)码。设计是针对分组块长为276比特,码率为0.7572,采用了6位量化方案。根据可编程逻辑器件(CPLD)的结构特点,提出了LDPC码的译码器结构和相应的编码器结构及其具体实现方案,并对编码方案进行了严密推导。该LDPC码适合用于ADSL传输。
刘晓明鲁俊成孙学
关键词:低密度奇偶校验码置信传播算法
共1页<1>
聚类工具0