您的位置: 专家智库 > >

盛志伟

作品数:6 被引量:17H指数:2
供职机构:东南大学能源与环境学院射频与光电集成电路研究所更多>>
发文基金:国家高技术研究发展计划更多>>
相关领域:电子电信自动化与计算机技术更多>>

文献类型

  • 4篇期刊文章
  • 2篇学位论文

领域

  • 5篇电子电信
  • 1篇自动化与计算...

主题

  • 4篇时钟
  • 3篇电路
  • 2篇时钟恢复
  • 2篇时钟恢复电路
  • 2篇同步数字体系
  • 2篇接收机
  • 2篇2.5GB/...
  • 2篇35ΜMCM...
  • 2篇CMOS
  • 2篇超高速
  • 1篇电路设计
  • 1篇电路设计与实...
  • 1篇时钟抖动
  • 1篇锁相
  • 1篇锁相环
  • 1篇通信
  • 1篇限幅
  • 1篇限幅放大器
  • 1篇芯片
  • 1篇接收机电路

机构

  • 6篇东南大学

作者

  • 6篇盛志伟
  • 4篇冯军
  • 4篇王志功
  • 3篇王欢
  • 2篇黄璐
  • 1篇金杰
  • 1篇章丽
  • 1篇熊明珍
  • 1篇李连鸣

传媒

  • 1篇电子学报
  • 1篇高技术通讯
  • 1篇现代电子技术
  • 1篇Journa...

年份

  • 2篇2005
  • 4篇2004
6 条 记 录,以下是 1-6
排序方式:
2.5 Gbit/s monolithic ICs for optical fiber transmitter and receiver in 0.35 μm CMOS process
2005年
2.5 Gbit/s monolithic integrated circuits (ICs) for optical fiber transmitter and receiver in 0.35 μm CMOS (complementary metal-oxide-semiconductor transistor) process are presented. The transmitter, which includes a 4: 1 multiplexer and a laser diode driver (LDD), has four 622 Mbit/s random signals as its inputs and gets a 2.5 Gbit/s driving signal as its output; the receiver detects a 2.5 Gbit/s random signal and gets four 622 Mbit/s signals at the output. The main circuits include a trans-impedance amplifier (TIA), a limiting amplifier, a clock and data recovery (CDR) unit, and a 1: 4 demultiplexer (DEMUX). Test results prove the logic functions of the transmitter to be right, and the 10% to 90% rise and fall times of transmitter's output data eye diagram are 211.1 ps and 200 ps, respectively. The sensitivity of the receiver is measured to be better than 20 mV. The root mean square jitter of the DEMUX's output data is 15.6 ps and that of the clock after 1: 4 frequency dividing is 1.9 ps. Two chips are both applicable to 2.5 Gbit/s optical fiber communication systems.
冯军王志功王欢李连鸣黄璐盛志伟章丽熊明珍
关键词:RECEIVER
2.5Gb/s0.35μmCMOS时钟恢复芯片被引量:4
2004年
介绍了基于 0 .35 μm CMOS工艺的 2 .5 Gb/ s时钟恢复电路设计。根据工艺特点 ,电路采用倍频器加全模拟锁相环结构。模拟表明 ,电路能工作在 2 .5 Gb/ s速率上 ,锁定范围达到 1 0 0 MHz,5 V电压供电下功耗小于 330 m W。
盛志伟王志功王欢冯军
关键词:时钟恢复倍频器CMOS
超高速时钟恢复电路设计
本论文的主要目标:采用0.35μmCMOS工艺,分析、研究并实现符合STM-16(2.488Gb/s)级别的时钟恢复电路。由于0.35μmCMOS工艺的限制,我们采用了预处理电路加锁相环的电路结构。这种电路结构有利于单片...
盛志伟
关键词:光纤通信同步数字体系时钟恢复电路锁相环
文献传递
2.5Gb/s0.35μmCMOS单片集成光接收机电路设计与实现
2005年
采用0.35μm CMOS工艺设计并实现了单片集成光接收机电路.该芯片能将光电检测器检测到的速率为2.5Gb/s的信号进行放大,进行时钟恢复、数据判决,并通过一到四路分接输出四路速率为622Mb/s的信号.恢复出的经过四分频的时钟抖动以及最后分接输出的四路数据抖动的均方值分别为1.9ps和13ps.芯片在标准的5V电源电压下,功耗为2.05W,整个芯片面积为1600μm×870μm.
黄璐冯军王欢盛志伟王志功
关键词:接收机电路2.5GB/SMB/S时钟抖动
0.18μm CMOS 10Gb/s光接收机限幅放大器被引量:11
2004年
利用TSMC 0 18μmCMOS工艺设计了应用于SDH系统STM 6 4 (10Gb/s)速率级光接收机中的限幅放大器 .该放大器采用了改进的Cherry Hooper结构以获得高的增益带宽积 ,从而保证限幅放大器在 10Gb/s以及更高的速率上工作 .测试结果表明 ,此限幅放大器在 10Gb/s速率上 ,输入动态范围为 4 2dB(3 2mV~ 5 0 0mV) ,5 0Ω负载上的输出限幅在 2 5 0mV ,小信号输入时的最高工作速率为 12Gb/s.限幅放大器采用 1 8V电源供电 ,功耗 110mW .芯片的面积为0 7mm× 0 9mm .
金杰冯军盛志伟王志功
关键词:STM-64光接收机限幅放大器CMOS工艺
超高速时钟恢复电路电路设计
随着信息产业的不断发展,人们需要高速、宽带的互连互通来交互信息。为了适应这种趋势,光纤通信正在逐渐取代传统的电缆通信。低功耗、低成本、高集成度的光接收发射机的研究方兴未艾。光接收机的一个重要任务就是从接收到的数据信号中提...
盛志伟
文献传递
共1页<1>
聚类工具0