您的位置: 专家智库 > >

蒋林

作品数:149 被引量:309H指数:8
供职机构:西安邮电大学更多>>
发文基金:国家自然科学基金陕西省教育厅科研计划项目国家高技术研究发展计划更多>>
相关领域:自动化与计算机技术电子电信文化科学社会学更多>>

文献类型

  • 81篇期刊文章
  • 61篇专利
  • 5篇会议论文
  • 2篇科技成果

领域

  • 52篇自动化与计算...
  • 45篇电子电信
  • 1篇经济管理
  • 1篇电气工程
  • 1篇社会学
  • 1篇文化科学

主题

  • 45篇电路
  • 31篇网络
  • 23篇处理器
  • 18篇集成电路
  • 15篇阵列
  • 13篇阵列处理
  • 13篇阵列处理器
  • 12篇电路设计
  • 11篇上网
  • 11篇片上网络
  • 10篇专用集成电路
  • 9篇视频
  • 9篇通信
  • 9篇图像
  • 9篇像素
  • 8篇异步
  • 8篇硬件
  • 8篇芯片
  • 8篇存储器
  • 7篇传送

机构

  • 101篇西安邮电大学
  • 48篇西安邮电学院
  • 7篇西安电子科技...
  • 1篇西安微电子技...
  • 1篇西安交通大学
  • 1篇西北大学
  • 1篇空军工程大学
  • 1篇中国人民解放...

作者

  • 149篇蒋林
  • 31篇邓军勇
  • 27篇韩俊刚
  • 25篇山蕊
  • 19篇曾泽沧
  • 17篇谢晓燕
  • 15篇朱筠
  • 14篇杜慧敏
  • 13篇杨博文
  • 12篇孟李林
  • 11篇刘有耀
  • 10篇刘钊远
  • 9篇刘镇弢
  • 6篇李宥谋
  • 6篇郭佳乐
  • 5篇邢立冬
  • 5篇李涛
  • 5篇李雪婷
  • 4篇支亚军
  • 4篇朱谦

传媒

  • 15篇微电子学与计...
  • 6篇光通信研究
  • 6篇西安邮电学院...
  • 6篇电子设计工程
  • 5篇电子技术应用
  • 5篇微计算机信息
  • 3篇微型机与应用
  • 3篇计算机辅助设...
  • 3篇中国集成电路
  • 3篇西安邮电大学...
  • 2篇电子科技
  • 2篇半导体技术
  • 2篇中国机械工程
  • 2篇计算机工程
  • 2篇通信技术
  • 2篇光通信技术
  • 2篇计算机技术与...
  • 1篇电讯技术
  • 1篇高等工程教育...
  • 1篇西北大学学报...

年份

  • 1篇2024
  • 4篇2023
  • 1篇2022
  • 7篇2021
  • 3篇2020
  • 6篇2019
  • 6篇2018
  • 6篇2017
  • 12篇2016
  • 6篇2015
  • 16篇2014
  • 10篇2013
  • 8篇2012
  • 14篇2011
  • 8篇2010
  • 7篇2009
  • 7篇2008
  • 9篇2007
  • 8篇2005
  • 1篇2004
149 条 记 录,以下是 1-10
排序方式:
一种基于数据传输的高速译码电路
本发明公开了一种基于数据传输的高速译码电路,主要解决现有译码器电路复杂的问题。其基本电路由16个MOS晶体管构成,S<1>与Sv<1>、S<0>与Sv<0>为两位互补的高低...
佟星元蒋林李飞雄
文献传递
基于“相位插值-选择”的多相正交时钟产生电路
一种用于高速收发器接收端的完成时钟数据恢复的多相正交时钟产生电路,包括八个相位插值兼选择电路、一个相位选择电路。相位插值兼选择电路将PLL/VCO输出的16相相位间隔π/8的参考时钟分为8组进行相位插值,生成32相相位间...
曾泽沧蒋林刘钊远邓军勇胡滨
文献传递
一种自适应动态缓存策略准入控制算法
2012年
针对片上网络的死锁问题,基于虚拟网络的自适应路由算法,设计了一个完全自适应片上路由器.重点介绍了路由算法及路由器的系统结构,设计实现了一个低代价、高效的完全自适应路由器,并在2DMesh拓扑结构下对其性能进行了模拟验证.实验结果表明,该路由器实现了无死锁的自适应路由,并提高了网络吞吐量,降低了平均网络延迟.
魏美荣蒋林吕耀刚
关键词:片上网络路由算法无死锁路由器
视频阵列处理器数据访存电路的设计与实现
2017年
为了降低远程数据访问延迟,提高并行度,针对视频阵列处理器设计了一种远程数据访存电路,通过网络适配器将阵列处理器与路由网络相连实现远程数据的访存.通过Xilinx的ZC706系列FPGA开发板测试表明:该数据访存电路显著提高了远程数据的传送效率,并且与Intel 80核处理器的2D Mesh网络相比,可以降低1/3的通信延迟.
宋辉蒋林山蕊郭佳乐李雪婷
关键词:适配器路由器片上网络现场可编程门阵列
流水线型异构多核图形处理器的设计与原型实现
  鉴于图形处理器的应用日趋广泛,多核SOC的研究日益迫切,本文设计了一款异构多核图形处理器HMGPU-9.HMGPU-9将9个具有不同功能和不同结构的微处理器核、大量复杂专用电路以双轨握手的流水线形式集成到一块XC6V...
邓军勇常立博黄光新肖灵芝李涛蒋林韩俊刚杜慧敏
关键词:异构多核图形处理器流水线
文献传递网络资源链接
可重构视频阵列处理器簇内存储结构设计与实现被引量:2
2017年
提出了一种簇内高效并行访问存储结构.该结构采用"逻辑共享、物理分布"多个存储块并行存储的方法,实现了4×4视频阵列处理器的并行访问.实验结果表明,在无冲突情况下,该结构支持16个轻核处理元的同时读/写操作,最高频率200 MHz,访存峰值带宽6.25GB/s.最后对8×8二维离散余弦变换算法进行映射实现和性能比较发现,簇内存储结构能够为该算法提供312.2Msamples/s的数据访存带宽,相较于同类型阵列结构,执行周期数降低了31.67%,工作频率提高了一倍,访存带宽增加了192.60%.
郭佳乐蒋林山蕊崔朋飞武鑫
关键词:阵列处理器视频编解码
一种用于高效视频编码反变换运算的并行结构构造方法
高效视频编码反变换运算的并行结构构造方法,针对HEVC编码中的反变换算法,对反变换进行并行化分析。利用2×4二维处理元上对4×4的TU进行反变换运算的并行处理,2×4二维处理元以并行方式依次完成基于奇偶分解运算垂直和水平...
刘镇弢王杏军蒋林刘有耀
一种基于可重构阵列处理器的分数像素插值方法
本发明属于图像处理技术领域,具体涉及一种基于可重构阵列处理器的分数像素插值方法,旨在为了解决现有方法中分数像素插值计算的硬件控制难度大,硬件实现效率低,采用超大规模集成电路对视频编码时缺少灵活性的问题。本发明方法针对分数...
朱筠胡传瞻蒋林杨博文王萍杜卓林杨坤
文献传递
工程应用型创新人才培养模式研究与实践被引量:72
2015年
提高工程应用型创新人才培养质量是高等工程教育面临的一个急需解决的难题。根据工程应用型创新人才内涵,结合学校自身优势特色,对人才培养模式中的目的要素、内容要素和方法要素进行综合改革。在人才培养理念指导下,制定了适应行业发展的人才培养目标和规格,构建了螺旋式上升的一体化课程体系和实践教学体系,探索了教学科研协同、学校企业协同项目驱动的研究式教学方法,完善并建设了多样化的实践环境和工程经验丰富的师资队伍。经过部分专业的实践,工程应用型创新人才培养模式改革效果良好。
刘有耀蒋林杜慧敏张丽果巩稼民刘继红
关键词:课程体系
基于NiosⅡ传真通信规程的分析与设计实现被引量:2
2009年
通过分析传真通信规程,提出了基于NiosⅡ嵌入式传真通信的方案,并在QuartusⅡ和NiosⅡ IDE环境下开发设计。FPGA开发板与外围Modem电路组成的传真系统,可以实现普通传真机的传真通信。测试结果表明,该设计增加了整个传真系统的灵活性与高效性,实现了软硬件协同的设计,有效地缩短了开发周期,在传真通信领域具有较好的应用前景。
支亚军蒋林刘永平
关键词:传真通信MODEM
共15页<12345678910>
聚类工具0